logo 大学堂

采用低成本、低功耗CPLD开发套件制作音乐,实现更多功能

Altera CPLD 共1课时 7分23秒
简介

您打算演奏一些音符吗?采用我们的MAX® V CPLD开发套件,您在评估电路板驱动模拟芯片能力时可以演奏一些音符。该套件还为您提供了使用MAX V CPLD,对CPLD应用进行原型开发的平台。您会发现,如果在选择CPLD时的关键考虑因素是价值,那么,具有低功耗、低成本和可靠功能的MAX V器件是您最合适的选择。

猜您喜欢

推荐帖子

【明德扬】倾情分享海量FPGA设计技巧学习资料 转
[font=宋体][size=4][b] 1.如何在MODELSIM中仿真ISE的IP核[/b]明德扬分享的在MODELSIM中仿真带IP核的XILINX工程方法,一步步教你怎么添加仿真库,怎么实现ISE的IP核的仿真详细步骤。[/size][/font][hide]javascript:;[/hide][font=宋体][size=4][b]2.红外接收verilog工程分享 实测可用[/b]明
njiggih FPGA/CPLD
装备大调查,筒子们,面对新年红包雨大战,你升级你的装备了吗?
这一天天的,新年马上就要到了,今年的红包可谓空前盛大,真是“忽如一夜春风来,千树万树梨花开”,到处都是各种红包,各种新年“福”利纷至沓来,可是:Sad:俺的手机太low,每次打开X信,只是见消息一条一条的刷,红包一个一个的过,内存小,CPU低,只能看,就是抢不到啊。新年了,面对各种红包的诱惑,您的装备可否能应付的来呢?您使用的装备配置是怎样的呢?
wo4fisher 聊聊、笑笑、闹闹
坚强的STM32
今天犯了一个严重错误,把STM32的电源接到了5.7V,以为烧坏了,拿下来测了一下,板子竟然一点没坏,我又大胆的把他接到了5.7V,呵呵,竟然也能正常工作,真是邪门。
taohuahua stm32/stm8
源于工程师问题的数字示波器实用技巧大型分享交流会
从“问题”出发,自信地调试信号—— 源于工程师问题的数字示波器实用技巧大型分享交流会很多刚毕业的大学生希望很快成为有能力的电子工程师,很多有能力的电子工程师希望更上一层楼,成为解决问题的高手。 他们都有一个实现自己愿望的工具——利用好“电子工程师的眼睛”——数字示波器。数字示波器作为时域的最基础仪器,正变得越来越普及,其功能也变得越来越丰富,越强大。很多工程师在使用这种基础仪器方面还不是非常的训练
安_然 测试/测量
TLV1570 2.7V到5.5V,8通道,10位,1.25MSPS串行模数转换器
TLV15702.7V到5.5V,8通道,10位,1.25MSPS串行模数转换器TLV1570是一个将8通道输入多工器,高速10位ADC,片内基准和高速串行接口组合而成的 10位数据采集系统。器件还包含一个片内控制器可以通过串行控制通道 选择,转换启动,基准电压电平和电源掉电。多工器是独立存取的,如果需要,用户可以在MUX和 ADC之间插入一个信号调整电路,如抗混日叠滤波器和放大器。这样的信号调整
rain 模拟与混合信号
C2000 ACDC Developer's Kit Application Software
TI 官网上的 C2000 ACDC Developer's Kit Application Software里面的代码是全的吗?好像缺少几个文件ADC_CascSeqCnf.cDSP280x_CodeStartBranch.asmDSP280x_GlobalVariableDefs.cFullBridgePS_PwmCnf.c哪里可以找到这些代码,谢谢
wellsking 微控制器 MCU

讲师简介

Altera工程师

推荐内容

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved