logo 大学堂

直播回放: 英特尔 FPGA 可编程加速平台介绍,走近 AI、数据中心、基因工程等大咖工程

FPGA Intel 英特尔 AI 可编程加速平台 共1课时 48分35秒
简介

介绍英特尔®FPGA可编程加速卡(PAC)和面向英特尔®至强™CPU和FPGA的加速堆栈等产品的最新进展和技术路标,并举例介绍英特尔®FPGA可编程加速平台在人工智能、数据分析和数据库、基因工程、视频图像处理以及金融服务等领域支持的多种解决方案 。

猜您喜欢

推荐帖子

微软的MVP收入怎么样啊
微软给钱吗?
hibozhou 嵌入式系统
(KernelIoControl在ppc上得到结果是唯一的吗? 在别的系统和设备上有区别吗? 得到的结果是不是唯一的?
(KernelIoControl在ppc上得到结果是唯一的吗? 在别的系统和设备上有区别吗? 得到的结果是不是唯一的?
IQ46 嵌入式系统
SinA33开发板怎样安装虚拟机
[i=s] 本帖最后由 babyking 于 2018-11-30 16:51 编辑 [/i][color=#333333][font=微软雅黑][size=18px]今天入手一块芯灵思的开发板,型号为SIN-A33,用的是全志的A33芯片,与其它开发板不同的是,[/size][/font][/color][align=left][color=#000000][font=宋体]编译前准备的工具:[
babyking Linux开发
dsp28335控制异步电机问题
怎样用dsp实现六路高低电平的输出,来控制六个igbt的通断,来控制异步电机旋转,只让电机旋转就行,我现在有的是用epwm模块做的,逆变之后的频率太高了,大约600hz,电机是不是不能用,要怎么输出频率低点的高低电平,谁知道告诉我一声!!!!很急!!!!!
nada123 DSP 与 ARM 处理器
求教综合时设timing margin的问题
求教各位大牛,在某一个工艺节点下如何决定综合时设多少timing margin. 譬如65nm工艺下,这个项目决定用15%的timing margin。那么这个值是如何得来的,或者如何证明这个值是最合理的。 这个问题有点难,我不知道,各位高人有知道的吗? timing margin 平时FPGA设计时,很少使用,也很少考虑。但它是个很重要的参数。
eeleader FPGA/CPLD
如何把51单片机的交通灯c程序在pic16f877单片机上仿真?
求高手给与指点!!
森马111 Microchip MCU
讲师简介
刘斌

目前在英特尔可编程解决方案集团亚太和中国地区中负责FPGA技术在数据中心、虚拟化和人工智能领域的业务拓展工作,包括基于英特尔FPGA技术的异构加速解决方案的推广落地、新兴市场开拓、以及生态系统及伙伴关系管理等
推荐内容

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved