通过Arria 10 FPGA硬核浮点DSP功能降低逻辑成本

通过Arria 10 FPGA硬核浮点DSP功能降低逻辑成本

FPGADSPArria 10

通过Arria 10 FPGA硬核浮点DSP功能降低逻辑成本

共1课时7分25秒

Altera 2014技术巡展(8)Arria 10 SoC简介

Altera 2014技术巡展(8)Arria 10 SoC简介

FPGASoCAlteraArria 10

Altera 2014技术巡展(8)Arria 10 SoC简介

共1课时26分3秒

Altera 2014技术巡展(6)使用Arria 10器件实现混合立方存储器接口

Altera 2014技术巡展(6)使用Arria 10器件实现混合立方存储器接口

FPGAAlteraArria 10

Altera 2014技术巡展(6)使用Arria 10器件实现混合立方存储器接口

共1课时20分12秒

Altera 2014技术巡展(3)Arria 10 FPGA简介

Altera 2014技术巡展(3)Arria 10 FPGA简介

FPGAAlteraArria 10

Altera 2014技术巡展(3)Arria 10 FPGA简介

共1课时25分40秒

Arria 10 FPGA和SoC——重塑中端器件

Arria 10 FPGA和SoC——重塑中端器件

FPGASoCAlteraArria 10

在中端器件中,Arria FPGA和SoC实现了最佳性能和功效。通过使用具有高性能体系结构的20 nm工艺技术,Arria 10 FPGA和SoC的性能要优于前一代高端FPGA,同时支持全面的节能技术,降低了功耗。

共1课时7分38秒

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 汽车电子 智能硬件

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved