课程介绍
相关标签: FPGA VHDL Nios
QuartusⅡ软件的基本操作、VHDL语法介绍、FPGA设计实例和NiosⅡ设计实例。首先介绍了QuartusⅡ的基本操作,包括工程的新建、代码的编辑、原理图的设计、VHDL代码设计、仿真及FPGA配置文件的下载等FPGA的设计。之后详细介绍了VHDL的基本语法,且配合VHDL程序实例以一个一个VHDL知识点的方式介绍,让读者从复杂的VHDL语法中解脱出来。然后,以实例为切入点,从简单到复杂,介绍了组合电路的建模、时序电路的建模、综合实例的设计。接下来在NiosⅡ的讲解中,基于DS18820的温度传感系统和基于PCF8563的时钟实时显示系统。
显示全部 ↓
换一批猜你喜欢

推荐帖子

求 ps2鼠标和cpu的连线图!
求 ps2鼠标和cpu的连线图! 小弟过2天就要交毕业设计了,老师非得让我加个图.我的论文题目是基于嵌入式的PS/2鼠标接口设计. 拜托各位大哥大姐帮我下. 小弟不胜感激!在线等图. 把图发上来就行了 再次感谢!...
hc2007 嵌入式系统
嵌入式开发里的直接进行嵌入式开发
最直接的游戏开发模式是在手持设备提供的操作系统平台上直接 进行嵌入式开发。通常,这需要采用C/C++语言,因为操作系统一般都是由C/C++语言编写的,而且直接 提供C/C++语言作为低层接口语言。 C/C++语言作为一种运行效率高的语言,被多数开发人员掌握,通过C/C++的指针特性以及贴近硬件机能 的本质,运用C/C++开发能够最大限度的与硬件平台结合,充分利用硬件性能,实现高性能...
呱呱 嵌入式系统
“删繁就简”+按键这样很舒心
本帖最后由 damiaa 于 2016-9-29 10:38 编辑 key.h在头文件中定义: /*---------------------------------------------------------------------------------------------------------------*/ #define HIGHLEVEL 1 #define LOW...
damiaa 嵌入式系统
什么是同步设计?
  w同步设计:上游数据到下游逻辑单元的传递是通过时钟来同步的。 - 只要能满足时延要求,就可以确保下游逻辑单元能正确采样到上游数据。 w异步设计:上游数据发生变化的时机是不确定的,甚至会出现中间态。 - 下游逻辑对上游数据的采样是不确定的,会发生数据传递的错误。...
eeleader FPGA/CPLD

用户评论

暂时无评论

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved