课程介绍
相关标签: FPGA Verilog 时序
《Verilog HDL设计与实战》分为四个部分:ModelSim仿真工具与QuartusⅡ开发工具的基本操作、VerilogHDL的语法介绍、FPGA实例设计和基于Qsys的NiosⅡ实例设计。首先介绍QuartusII的基本操作,包括工程的新建、代码的编辑、原理图的设计、VerilogHDL的代码设计、基于QuartusⅡ和ModelSim的波形仿真及FPGA配置文件的下载等与FPGA设计有关的基本操作。之后配合VerilogHDL程序实例以VerilogHDL知识点的方式逐个介绍它的基本语法。然后,以实例为切入点,从简单到复杂,介绍组合电路的建模、时序电路的建模和综合实例的设计。
显示全部 ↓
换一批猜你喜欢

推荐帖子

电容式触摸ic
TCH05A:同属于TCH08系列,是一款高性价比的触摸感应检测IC,能提供最多5个感应健。         触摸感应检测按键可以穿透绝缘材料外壳来检测人体手指带来的电荷移动,从         而不需要传统按键的机械触点而判断出有效按键动作。感应检测按键做出来的 &nbs...
linda130 单片机
Crest Factor Reduction for OFDMA Systems
Introduction Crest factor reduction (CFR) is a technique for reducing the peak-to-average ratio (PAR) of an orthogonal frequency division multiplexing (OFDM) waveform. An OFDM signal is made up in t...
xiaoxin1 FPGA/CPLD
为什么我下载不了啊???
我下载的时候出现了如下画面: 谁能帮我一下啊?有些资料,明明摆在那,我就下不了,心里好不舒服!!! [ 本帖最后由 zhanghua315 于 2008-6-2 15:24 编辑 ]...
zhanghua315 单片机
屏幕右下角的时钟,跟双击又下角设置时钟界面的时钟不一致?
屏幕右下角的时钟,跟双击又下角设置时钟界面的时钟不一致? 右下角的时钟好像是比设置界面的时钟慢十几秒?这是什么原因啊? 用的外部的rtc芯片...
xsslf 嵌入式系统

用户评论

暂时无评论

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved