课程介绍
  信号与系统(基础篇)针对信号与系统初学者重点讲述确定性信号经线性时不变系统传输和处理的基本概念和分析方法,内容主要包括连续时间信号与系统、离散时间信号与系统分别在时域和变换域内进行分析的理论与方法。在此基础上,对一些特定内容进行了深入的讨论,其中包括有信号的采样、重构与表示;通信系统;系统的时域和频域分析。

    通过课程的讲解可以使得同学们掌握信号与系统理论的基本概念和基本分析方法;认识如何建立信号与系统数学模型,通过数学分析求解,并对结果基于物理解释;为后续课程打下基础;培养独立分析与解决信息领域内实际问题的能力。激发起对于信息科学的志趣与热情。
显示全部 ↓
换一批猜你喜欢

推荐帖子

EEWORLD大学堂----嵌入式系统 国防科大
嵌入式系统 国防科大:http://training.eeworld.com.cn/course/4489第一章 概论 主要内容:嵌入式系统的定义与基本特征、体系结构、发展现状与趋势、应用。 第二章 嵌入式系统的设计方法学 主要内容:嵌入式系统的传统设计方法、软硬件协同设计、形式化方法、设计过程、实例分析。 第三章 嵌入式处理器 主要内容:嵌入式处理器的基本情况、特点、分类,典型嵌入式处理器、发展...
老白菜 单片机
关于isp下载线里面的相关东西?
我是个单片机初学者,出于成本考虑,想自己做个isp下载线,在网上查了很多资料,看了有个大致的了解,但是对其中的原理还不是很理解,希望大侠们指点一下: 1,利用P1.5,P1.6,P1.7,RST这几个管脚烧录的时候好像是串行烧录,既然是串行读入的,为什么还用DB25,它可是并口的呀?是不是因为74hc244的作用,完成了并/串转换,现在我对244这个芯片是干什么的,还不是很了解,谁有他的中文资料...
MUSASHI 嵌入式系统
Altera FPGA的时钟输出问题
FPGA有时要把时钟输出给外部的芯片,比如控制SDRAM,或者高速serdes模块的随路时钟。想知道对FPGA选择时钟输出脚有什么要求。假定时钟的来源都是内部的PLL产生,看了文档,目前有下面几种输出方式:1.使用专门的PLL_OUT管脚,管脚配置为差分输出2.使用专门的PLL_OUT管脚,管脚配置为单端输出3.使用普通IO脚输出想了解的是,以上几种方式,在FPGA内部的连线上有什么差别?对时钟的...
eeleader FPGA/CPLD
求救:用另一台机上的delphi程序如何采集到上位机上的实时数据?
我是初学工控的,现在遇到一个问题感觉棘手。那就是如何用局域网中的一台机器通过delphi做的界面采集到上位机上的实时数据并显示出来?大家帮帮忙啊,我快急死了。小女子先谢谢各位了...
oooooooooo 嵌入式系统

用户评论

lukouGao
这老师语速好快啊,不过还是很清晰的。
2020年03月09日 20:24:16回复|()

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved