课程介绍
  信号与系统(基础篇)针对信号与系统初学者重点讲述确定性信号经线性时不变系统传输和处理的基本概念和分析方法,内容主要包括连续时间信号与系统、离散时间信号与系统分别在时域和变换域内进行分析的理论与方法。在此基础上,对一些特定内容进行了深入的讨论,其中包括有信号的采样、重构与表示;通信系统;系统的时域和频域分析。

    通过课程的讲解可以使得同学们掌握信号与系统理论的基本概念和基本分析方法;认识如何建立信号与系统数学模型,通过数学分析求解,并对结果基于物理解释;为后续课程打下基础;培养独立分析与解决信息领域内实际问题的能力。激发起对于信息科学的志趣与热情。
显示全部 ↓
换一批猜你喜欢

推荐帖子

用dspic30f4011对IO口操作有问题
我用if语句根据输入三个信号对六个IO口操作,为什么有两个一直没有输出(F2和F3),输入是D0 D1 B4,输出是F0-F5    void ConfigIO_IN(void) {   TRISD=0x0003;   TRISB=0x0010;   TRISF=0; } int main() { &...
syn222 单片机
无线模块
3 性能参数表 参 数 测试环境 最小值 典型值 最大值 单位 供电电源 CPU 电源(VCC_CPU 引脚) 2.7 3.3 3.6 V 待机模式 3 uA 正常不发射模式 5 mA 电流消耗 发射模式 70 mA 工作频率范围 436.952 MHz 调制频偏 32 KHz 发射功率 VCC=+3.3V 16 17 18 dBm 天线阻抗 50 ohm 接口速率 9600...
shi5732 嵌入式系统
计时程序非常怪异高手来指点一下
ORG 0000H LJMP MAIN; MAIN: Sec EQU 30H; Min EQU 31H; SETB P1.0; CLR P1.1; MOV 30H,#0; MOV 31H,#0; D3:LCALL DELAY INC Sec; MOV A,#60; CJNE A,Sec,D3; INC Min; MOV A,#3;//在这一行,如果这个数是1结果就是正确...
fanyang1968 嵌入式系统
XILINX 关于FPGA 对DDR SDRAM 的设计文档
本应用指南描述了在 Virtex™-5 器件中实现的 200 MHz DDR SDRAM (JEDEC DDR400 (PC3200) 标准)控制器。本设计实现使用 IDELAY 单元调整读数据时序。读数据时序校准和调 整在此控制器中完成。DDR SDRAM 器件是低成本、高密度的存储资源,在很多存储器供应商处均可获得。本参考设 计利用 DDR400 SDRAM 器件开发而成。...
eeleader FPGA/CPLD

用户评论

lukouGao
这老师语速好快啊,不过还是很清晰的。
2020年03月09日 20:24:16回复|()

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved