课程介绍
在庞大的Linux内核源代码学习中,如何抓住主要线索和思路,如何让所学能够切实地应用起来,本课程主讲以自己20年来对Linux内核的研究和教学为基础,对所讲内容进行有效的归纳,以机制与策略分离为指导思想,对Linux内核的设计思想和数据结构进行分析,让大家在每一章学习后,通过编写Linux内核模块并分析源代码,引领大家进入Linux内核的大门。同时邀请内核专家谢宝友老师和一线工程师张天飞,分享多年企业一线的内核实战经验,让你在动手实践的同时,能够一以贯之,从理论到实践,从实践到理论,打通知识之间的脉络,掌握系统软件设计的思路和方法。欢迎大家学习开源世界的顶级作品-Linux内核。
显示全部 ↓
换一批猜你喜欢

推荐帖子

CRC位域多表查表方法
CRC位域多表查表方法            CRC算法的实现一般可分运算和查表两种,前者靠对某CRC多项式的移位和异或得到, 占用程序空间小但速度慢。后者是将前者的运算结果值排列为一个CRC矩阵表格,占用程 序空间大但速度快。     CRC查表方法经典的有两种,由于表格空间的不同,对于CRC8采用全表查询...
xi19871208 嵌入式系统
关于PC104上的DOC的问题
使用的是x860的pc104,有一次设备大概几个月没有使用,上电后,提示发现不了硬盘。把硬盘重新插过后,在上电,启动正常。请教高手,这是什么问题。...
cyllouis 嵌入式系统
cpld不能下载问题
用Quartus II下载程序的时候。一直出现一下错误,不能下载,不知道为什么?我用的是usb blaster。用的是epm7812,电源电压是4.5V,应该正常吧。测试了jtaj接口,连接线没有错误。不知道什么原因啊。Info: Unrecognized deviceError: JTAG ID code specified in JEDEC STAPL Format File does not...
eeleader FPGA/CPLD
谁写过avr的ad转换函数并且对这些ad转换很清楚?
我的转换后的测量数据和模拟输入的值不大一样,谁对这边比较全面, 加我qq;82197730 帮我弄明白后加分给阁下. 某资料上说 "ADC的精度也受到ADC时钟的影响。推荐最大的ADC时钟频率受内部DAC转换电路的限制,为了优化性能,ADC时钟不要超过200KHz。但是即使频率达到1MHz也不会显著降低ADC的分辨率的。不要用高于1MHz的频率来操作ADC。" 左边为模拟输入&nbsp...
fzuyoup 嵌入式系统

用户评论

暂时无评论

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved