课程介绍
相关标签: 软件 嵌入式 操作系统
电子科技大学“嵌入式系统及应用”是面向高等学校计算机、通信、电子工程、自动化等专业硕士生、本科生的一门专业课。课程所包含的内容是学生进行嵌入式基础软件开发所必备的知识,按照嵌入式系统导论、嵌入式硬件基础、嵌入式软件基础、嵌入式操作系统、嵌入式软件开发的顺序组织安排。课程组拥有一支以学术学科带头人和教授为核心、青年骨干教师为主体的,教学能力强、实践经验丰富、团结协作精神好、教学思想活跃的一流教学团队。 课程组选用自编的国防科工委十一五规划教材,采用多样化的先进教学手段和方法施教,开发了多项有益学生能力培养的基础实验、选作实验、创新实验项目,拥有充裕的多媒体网络教学环境、丰富的教学资源、先进齐备的教学设施和条件。每年对学校4个专业逾1000人展开教学和培养,对电子科技大学培养国家和社会所需的嵌入式系统开发人才起到了举足轻重的作用。 课程组历来注重教学与科研、产业的紧密结合,依托电子科技大学“嵌入式软件工程中心”、四川省“嵌入式计算机软件技术重点实验室”、部级“实时计算机系统及应用重点实验室”及产业化公司,在教学过程管理、教学内容更新、教学方法与手段改革、教材体系建设、实践教学体系建设和更新等方面,开展广泛深入的教学研究和探索,并取得了丰硕的成果。 2006年被评为四川省精品课程,2007年被评为国家精品课程。

显示全部 ↓
换一批猜你喜欢

推荐帖子

FPGA时钟之惑
设计者有这样几个时钟 原始时钟1,org_clk,频率100MHz 通过分频电路,使用org_clk产生几个时钟,包括 时钟2,clk_50m,频率50MHz 时钟3,不规则分频产生时钟clk_24m,频率约为24M,所谓不规则分频即是指(4,4,4,5,4,4,4,5)延长某一次计数的计数值,改变其占空比,从而影响其频率 时钟2和3的上升沿为严格意义上对齐,两者各驱动一大块逻辑电路,并...
wkj FPGA/CPLD
helper2416_socket_客户端
好吧,我有点无聊,又写了个客户端程序,欢迎大家测试 客户端程序支持重连、心跳包和配置定时断开主动重连功能,相关参数可以通过宏进行设置。 测试同样适用TCPUDP Debug工具,创建好服务器就行了 在板子上面运行./SOCKET_CLIENT 192.168.1.101 7788 注意这里的192.168.1.101是我电脑的无线网络本机地址,端口7788是服务器创建时候指定的端口号,我的...
lyzhangxiang 嵌入式系统
NIOSII中相关问题
1.int main (void) __attribute__ ((weak, alias ("alt_main")));       这是定义main的别名为alt_main,这样当NiosII IDE的debugger的断点设置在main的时候(在Debug As...里面可以设置),由于Free-Standing的模式下,...
591586293 FPGA/CPLD
ISE 相关问题
请问一下,ise里的clock_dedicated_route就什么意思?? rt??通常在什么情况下,ise会建议做这个约束,谢谢...
eeleader FPGA/CPLD

用户评论

烟鬼
课讲的很透彻,知识面广。好长时间没听过这么好的课了。
2019年11月29日 21:07:56回复|(1)

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved