课程介绍
数字信号处理课程是为电子信息类专业三年级学生开设的一门课程,它是在学生学完了信号与系统的课程后,进一步为学习专业知识打基础的课程。本课程将通过讲课、练习、实验使学生掌握数字信号处理的基本理论和方法。课程既应避免与“信号与线性系统”课程内容的大量重复,又应保持课程的完整性。在简要地复习离散时间信号与系统理论的同时密切联系数字信号处理中的一些具体问题展开讨论。学生在学习这门课程时还应掌握一些必要的软件工具,这既有利于加强概念的理解,又是今后进一步学习和研究所不可缺少的重要一步。
显示全部 ↓
换一批猜你喜欢

推荐帖子

FPGA怎样提高效率?
关于FPGA的内部是怎么配置的?有没有什么算法可以提高它的效率,通过改变内部的逻辑么?还是利用可重构性的特点?...
eeleader FPGA/CPLD
我在编译usb源程序是出现头文件的问题!急呀!问题没有解决
我配置是把头文件包含vc++6.0中,确定无误 可出现头文件中出错如下: c:\program files\microsoft visual studio\vc98\include\vdw.h(37) : fatal error C1189: #error :  NTVERSION symbol must be defined to one of the following...
17584681 嵌入式系统
SD卡问题:将CE5的SD驱动Porting到CE6以后,SD卡的访问速度只有CE5的三分之一
SD卡问题:将CE5的SD驱动Porting到CE6以后,SD卡的访问速度只有CE5的三分之一。 在CE5下,读大概是6MB/Sec, 写大概是4.8MB/Sec. 在CE6下,读大概是2.4MB/Sec, 写大概是500KB/Sec. 请问大家遇到过这种情况吗?可能原因是什么? 有Porting到CE6的,或者是工作在CE6下的,请问大家的SD卡访问速度是多少? 还有就是在CE6下的S...
zhangwf 嵌入式系统
关于FPGA产生FSK调制信号的理解求助
(5)两路均可产生FSK调制波,内调制信号的频率不大于10Hz,上边频为12kHz,下边频8kHz; (6)两路均可产生ASK调制波,内调制信号的频率不大于10Hz,载波频率为10kHz,调制率为100%;   内调制信号的频率不大于10Hz,上边频为12kHz,下边频8kHz;   意思是不是当设置内调制信号的频率等于10Hz时,读调制信号input值的频率为10H...
523335234 FPGA/CPLD

用户评论

暂时无评论

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved