14 模块 10 - UART 通信

+荐课 提问/讨论 评论 收藏
  • 本课程为精品课,您可以登录eeworld继续观看:
  • 14 模块 10 - UART 通信
  • 登录
课程介绍 共计14课时,5小时51分2秒

TI 机器人系统学习套件(TI-RSLK)升级版

TI RSLK 升级版

TI机器人系统学习套件(TI-RSLK)升级版是一款低成本的机器人套件和课程教具,可以帮助学生更深入的了解电子系统设计的工作原理。

推荐帖子

关于ADC 采样的时钟问题?
本帖最后由 s364147694 于 2014-4-7 14:15 编辑 一次ADC采样转换时间是 采样时间+转换时间,公式是= (4 x ADC12CLK x N) + ( 13 xADC12CLK/Fadc12clk)) 但是采样的时钟和转换始终是一个吗??公式里的ADCLK是指分频后的时钟还是没分频的?? 最好能说明一下采样速率和采样转换时间有关系吗??有关系的话怎么计算推到??...
s364147694 微控制器 MCU
对于ADC工作过程的几个问题
ADC模块在工作的时候   应该是先对  模拟信号  进行采样,采样结束后  请求  转换器  进行  魔术转换。上图的  请求源和仲裁时什么意思??我猜  请求元  是在  采样...
1157421908 模拟与混合信号
CCS FOR MSP430的紧急问题
file:///C:\Users\dell\AppData\Roaming\Tencent\Users\1515239648\QQ\WinTemp\RichOle\C(BMIE02NQRU`)N}$6$`IJJ.pngfile:///C:\Users\dell\AppData\Roaming\Tencent\Users\1515239648\QQ\WinTemp\RichOle\C(BMIE02N...
小小小渣渣 微控制器 MCU
TMS320F28335时钟(2) -----外设时钟初始化详解
TMS320F28335通过外部时钟信号、OSC和PLL产生倍频时钟信号CLKIN后,CLKIN经过CPU后产生时钟SYSCLKOUT(CLKIN和SYSCLKOUT频率是一样的),SYSCLKOUT给各个片内外设提供时钟信号。为了实现低功耗和提供高低频率时钟信号,需要把SYSCLKOUT进一步分频,本章主要讲解了对SYSCLKOUT分频产生低频时钟信号和高频时钟信号,完成外设时钟初始化的过程...
扶摇之上 微控制器 MCU

sii

TExaS工程在哪呀找不到

2023年07月01日 20:18:54

hawkier

学完了,学得好辛苦啊,不过视频不错的

2020年09月03日 18:22:40

大明58

TI 机器人系统学习套件(TI-RSLK)

2020年06月22日 13:25:09

hellokt43

TI 机器人系统学习套件(TI-RSLK)升级版

2020年05月21日 13:58:52

分享到X
微博
QQ
QQ空间
微信

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新文章 手机版

站点相关: EEWORLD首页 EE大学堂 论坛 下载中心 Datasheet 活动专区 博客

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved