- 课程目录
- 相关资源
- 课程笔记
猜你喜欢
换一换
推荐帖子
- DSP之时钟与定时器的通用定时器
- C55x DSP片内有两个2通用定时器,利用定时器可向CPU产生周期性中断或向DSP片外的器件提供周期信号。其中TMS320VC5503/5507/5509/5510 DSP提供的是2个20位通用定时器。 1 结构框图 20位的定时器由两部分组成:一个4位的预定标器(PSC)和一个16位的主计数器(TIM)。 定时器有两个计数寄存器(PSC,TIM)和两个周期寄存器(TDDR,PR...
- fish001 DSP 与 ARM 处理器
- Xilinx多媒体应用高性能DSP方案
- 赛灵思公司 (Xilinx) 今天宣布推出应用优化的赛灵思? XtremeDSP 解决方案,该解决方案可加快多媒体、视频与成像 (MVI) 系统的开发,并扩展基于数字信号处理 (DSP) 处理器的应用的性能。通过提供采用业界最高性能的 FPGA 器件、拥有强大工具的集成设计环境以及易于使用的预封装开...
- fighting DSP 与 ARM 处理器
- ccs5求助
- "C:\Users\ADMINI~1\AppData\Local\Temp\0367610", ERROR! at line 77: [E0002] Invalid mnemonic specification TRAP #0 1 ...
- ximenkao TI技术论坛
- MSP430JTAG 与 I/O 功能之间的 MSP430 引脚复用
- 四个引脚 P1.7 - P1.4 在 20 与 28 引脚 MSP430F1xx 器件上均同时具有 I/O 与 JTAG 功能。这些引脚的默认功能是,当器件通电时具有 I/O 功能。当测试引脚拉高时,则将这些引脚选为 JTAG。当使用交互式系统内调试程序时,这些器件的 FET 会将这些引脚处于 JTAG 模式下。如欲了解有关在使用调试程序时从 JTAG 模式发布引脚的信息,敬请参阅《FET 工具用...
- Aguilera 微控制器 MCU