推荐帖子
-
dsp有关AD采样
- dsp中如何关闭AD采样的中断?
-
lsy5680988
DSP 与 ARM 处理器
-
纳米电测量中存在的挑战
- 研究者们在试图进行灵敏的测量之前,还必须理解一些纳米电测量中存在的挑战。这些挑战包括:•测量的基本原理[1]•学习曲线•灵敏度与分辨率•误差源[2]•电缆、连接与探针•计测标准日后的文章中我们将更为细致地讨论这些问题,然后就一些将运用上述原理的真实应用展开研讨。[1] 测试测量知识中心:http://www.keithley.
-
Jack_ma
测试/测量
-
ARM的最新一代CPU是Cortex吗?想学习下。
- 《MCU新趋势—Cortex M0/M3/M4 行业应用主题研讨会》 暨中嵌协会第二期“嵌入式与物联网”主题论坛 由中国嵌入式系统产业协会、中国物联网产业协会倡导,由亚嵌嵌入式研究中心联合筹办了第二期《物联网与嵌入式主题论坛》之《MCU新趋势——Cortex M0/M3/M4 行业应用主题研讨》活动,目的是为了更好的和工程师交流Cortex M系列应用和技术前景,相关的活动信息如下:时 间:201
-
tope
工业自动化与控制
-
时钟芯片驱动问题
- 基于nios;i2c总线设备;写的时钟芯片驱动;读不出正确的时间;第一次写不进去,而且系统立即死掉;第二次能正确写入,但系统也死掉,不知道什么原因?请大家指点指点!
-
shamuwhale
嵌入式系统
-
FPGA设计问题
- 想问一下,在做FPGA设计时,各底层子模块功能和时序仿真正确,但是顶层模块仿真错误,(就是单独子模块仿真正确,但是整个模块仿真错误)这是什么原因产生的呢?有哪些解决方法?2:还有 本来为了底层子模块时序好点,于是对每个子模块编辑仿真时做了时序约束,时序仿真结果不错,想LOGICLOCK,但是使用后子模块仿真时序结果错误。不知道什么原因,还有就是使用LOGICLOCK对时序约束后的子模块所存后,整个
-
shuxueaw
FPGA/CPLD