简介
在新式 RF 通信系统中,信号完整性是头等重要的。为了满足系统要求,放大器、混频器和调制器必须具有低噪声指数和低失真分量。此外,随着系统设计人员致力于将越来越多的数据 “塞” 进可用带宽之中,低相位噪声信号源变得同样重要。
为满足对于低相位噪声信号源的这种需求,凌力尔特公司开发了 LTC®6945 和 LTC6946 锁相环 (PLL) 频率合成器。这两款器件均提供了一个低相位噪声 PLL 内核,不仅具有低的带内噪声层,而且还具有非常低的 1/f 拐角频率和极低的杂散。LTC6945 包含该低噪声 PLL 内核,并提供了用于一个外部 VCO 的输入。LTC6946 是一款全集成型频率合成器,整合了 PLL 内核与一个业界领先的低相位噪声 VCO。此外,PLLWizard 设计工具还可简化合成器的设计、准确地对其性能进行仿真、并使系统迅速启动和运行。
LTC6945 和 LTC6946 频率合成器与 PLLWizard 设计工具相配合,将使系统设计人员迅速满足其信号发生要求,而这并不会是难事。
推荐帖子
-
DM642硬中断延迟问题
- 问题描述:系统调试过程中发现硬件中断经常得不到及时响应,根据现象推断中断会被延迟达150us以上。问题分析:中断信号是连到CPLD的,DSP的GPIO6也与CPLD相连。用CPLD的任一个输出脚IOX做为中断延迟指示。中断沿来了之后将IOX置为高电平,DSP进入中断服务函数马上给GPIO6一个翻转,CPLD检查到来自GPIO6的翻转后将IOX清为低电平。这样,通过观察IOX上的信号正脉冲宽度就可以
-
Jacktang
DSP 与 ARM 处理器
-
关于虚拟磁盘
- 怎么隐射到另1个文件,不是ISO的谢谢答复熟悉的请发消息给我,有个项目用,费用有1点
-
hjklhu
嵌入式系统
-
求助atmega128pwm波产生正弦波
- 电路图如图:示波器显示都是pwm波好奇怪,为什么?[img=0,1]file:///C:\Users\lxd\AppData\Roaming\Tencent\Users\1181127858\QQ\WinTemp\RichOle\6O6%@]C})`F@%]RJ(FVN_CR.png[/img]
-
adi111
Microchip MCU
-
【行空板 Python编程学习主控板】显示屏图形界面基础使用
- 行空板可以使用图形界面编程软件Mind+编程,界面如下:这对于初学者,非常友好。即使是基础很少的中小学生,也能很快的使用起来。我一般习惯于Python编程,所以直接使用Python 了。行空板自带了Jupyter,可以很方便的进行在线编程,按照如下步骤打开即可:打开后,会进入文件列表:默认有一个0-演示的目录,为系统自带的演示程序,可以打开学习。自己的学习,可以建立一个学习目录,方便存放文件。进入
-
HonestQiao
嵌入式系统