简介
演讲者:Peter Huber,Vicor 德国办事处高级工程师。在本课程中,Peter不单提供了改善输出波纹的理论和示范了量度输出波纹的步骤,他还介绍了各种衰减输出波纹的方法。
推荐帖子
-
MSP430的PC指针如何修改
- 目前在做IAP升级,将升级程序从外部E2PROM导入RAM后,需要修改PC指针指向RAM空间的首地址。求问:修改PC值该咋办?用C语言咋实现?IAR好像不支持嵌入汇编。不胜感激!
-
bsnzc
微控制器 MCU
-
GD32F350--体验之五(关于串口官方一些细节操作)
- [font=宋体][size=4]今晚本来想利用串口自带的块尾中断来接收一帧完整的modbus协议,回来的时候,刚想动手把其调通,没想到突然看了手册,串口1竟然只是实现了官方的部分功能,不支持modbus通信!串口0才全部支持!!![/size][/font][font=宋体][size=4][/size][/font]好了,[color=#ff0000]不支持就算了,我切换到串口0好了,板子上的
-
RCSN
GD32 MCU
-
交流特性分析——需要考虑开关卡的通路隔离和带宽指标
- 瞬态和交流特性分析在半导体行业中非常重要,分析这些特性可用来开发合适的电子模块和了解器件的状态转换。为了简化电容-电压(C-V)测量,需注意通路隔离指标的电容部分,并选择具有低杂散电容的开关。不过,大多数C-V测量仪(比如吉时利4210-CVU[1])都有偏置校正例程,该例程可以抵消测量所产生的杂散电容值。要获得最好的测量精度,可能必须补偿通过开关的每一个可能的C-V测量通路。开关卡的带宽必须支持
-
Jack_ma
测试/测量
-
C6000 Cache(缓存)
- 1. 为什么需要Cache?大容量的存储器(如DRAM)访问速度受到限制,一般比CPU时钟速度慢很多;小容量的存储器(如SRAM)能提供快速的访问速度。因此很多高性能的处理器都提供分层的存储访问架构。如图3所示,左右分别是平坦式存储器架构和2层cache的多层存储架构。在左边的架构中,即使CPU能运行在600MHz,但由于片内/片外存储器只能运行在300MHz/100MHz,CPU在访问存储时需插
-
Jacktang
微控制器 MCU