课程介绍
相关标签: FPGA Microsemi
microsemi libero软件快速入门
产品选型指南
高可靠性的fpga
microsemi fpga整体介绍
fpga基础知识教程
推荐视频

    猜您喜欢

    推荐帖子

    提问+TI C2000 编译提示内存不足?
    [quote]"../28027_RAM_lnk.cmd", line 114: error #10099-D: program will not fit into available memory.placement with alignment/blocking fails for section ".text" size 0x975 page 0.Available memory range
    qinkaiabc 微控制器 MCU
    求助,PC端如何跑UCOS
    [font=微软雅黑][size=5]电脑是装的win7-64位的,使用任哲的书里面的pc端跑ucos教程,电脑不支持。现在想在PC端跑rtos,希望有经验的坛友能分享下经验,交流下技术。[/size][/font]
    uupweng 实时操作系统RTOS
    请教问题 串口读取的GPS数据格式错乱
    正确格式应该是这样的$GPGGA,134835.000,3111.2624,N,12126.6671,E,1,07,2.0,75.4,M,8.1,M,,0000*5E$GPGLL,3111.2624,N,12126.66715.000,A*3C$GPGSA,A,3,11,25,23,06,03,16,19,,,,,,3.0,2.0,2.2*3F$GPRMC,134835.000,A,3111.26
    xiaohanfirst 嵌入式系统
    dsp2812 I/O口输出波形的最高频率
    大家好,有个问题请教下:将dsp2812系统频率设置为150Mhz,那么它的I/O口的输出波形的最高频率为多少?我用了段程序测试了下,这段程序运行后,示波器显示,我的I/O口的输出波形周期为11.57微秒,即令I/O延时的一个指令花去了11.57/2微秒,则“指令频率”是其倒数,为172.86khz,(这应该也是此DSP I/O的最高输出频率了),这是为什么?怎么跟系统频率差了那么多。。。I/O的
    secondlife110 DSP 与 ARM 处理器
    SPI与中断服务的问题
    WDTCTL= WDTPW + WDTHOLD;BCSCTL1= CALBC1_8MHZ;DCOCTL= CALBC1_8MHZ; //主系统选择8M频率TBCTL|= TBSSEL1;//选择ACLK(辅助时钟)作为TB时钟源UCA0CTL1 |= UCSSEL_2;//选择SMCLK(子系统时钟)作为SPI时钟源UCA0BR0|= 0x10;// 根据所选时钟频率(8M)除以所需要的波特率(5
    gzzhida 微控制器 MCU
    使用STM32CubeMX+GNU如何编译STM32G431程序
    如何使用STM32CubeMX生成的STM32G431程序,使用GNU工具链编译呢?开始我很有信心的开始编译,但是遗憾的是失败了。在这以前我使用STM32F103C8T6的程序没有出现任何问题呀,为什么STM32G431就不行了呢。这使我非常困惑。于是上网不停的搜索,甚至用上了梯子。最后终于找到了原因。就是:STM32G431中有一颗硬件的DSP核心,而STM32F103没有。这就是STM32G4
    bigbat 单片机

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved