课程介绍
相关标签: FPGA SoC Xilinx Zynq

Zynq系列是Xilinx推出的行业第一个可扩展处理平台,旨在为视频监视、汽车驾驶员辅助以及工厂自动化等高端嵌入式应用提供所需的处理与计算性能水平。

案例包括:基于Zynq的视觉工业物联网、跑在Zynq上的500fps视频应用、基于Zynq MPSoC的调试器与追踪器、DAVE嵌入式系统矩阵乘法HLS IP、Xylon 脸部检测演示、iVeia公司演示Canny边缘检测IP、ADI DDS HLS IP、基于Zynq的高级辅助驾驶系统(ADAS)、SPS Driver 大会上赛灵思方案展示、基于Zynq SoC的3阶TNPC、高速图像处理与物体安全识别、基于FPGA的CPS演示和大会赛灵思方案展示、即插即用的计算机视觉方案、基于Zynq的低风险软定义应用开发、空客智能工具展示、基于Zynq的云端体验和基于Zynq的个人身份识别系统。

显示全部 ↓
推荐视频

    用户评论

    chenyy
    基于Zynq SoC的3阶TNPC、高速图像处理与物体安全识别、基于FPGA的CPS演示和大会赛灵思方案展示、即插即用的计算机视觉方案、基于Zynq的低风险软定义应用开发、空客智能工具展示、基于Zynq的云端体验和基于Zynq的个人身份识别系统。:time: 好高级的应用啊,快去看看
    2015年05月27日 14:52:26回复|()
    chenyy
    最新增加了热门的汽车高级辅助驾驶系统的设计哦!不能错过
    2015年05月26日 15:22:59回复|()
    chenyy
    最新FPGA+ARM SoC的多种应用案例出炉,欢迎围观
    2015年05月20日 15:09:27回复|()

    猜您喜欢

    推荐帖子

    mpy中crc32的使用方法
    STM32F4支持硬件CRC32功能,但是在以前micropython版本中并没有提供crc32计算功能。在新v1.14版本的STM32固件中,已经默认开启了CRC32计算功能(通过定义 #define MICROPY_PY_UBINASCII_CRC32 (1)),它的使用方法是:from ubinascii import crc32print(hex(crc32('123456789')))p
    dcexpert MicroPython开源版块
    msp 430中断进去不啊
    #include#include "LCD12864.h"uchar flag[2]={0};int t=0,t1=0,t2=0;ulong i;uint distance=0;uchar over_flag=0;//溢出标志uint jl[4]={0};/***************************关闭所有IO口*************************/void Close_
    lllnnn 微控制器 MCU
    找不到“xxx”(或它的某一个组件)。请确认路径和文件名正确并且所需要的库全部可用。WinCE5.0,VC++2005,PocketPC Platform
    用VS2005(VC++)开发的小串口通讯程序,在WinCE5.00 SMASUNG ARM920T-S3C2443下运行,出现如题的错误。在Google上查了,帮助不大,没找到合适的解决方案,另外,我还拷贝了一些GPS的程序在这个系统上,也出现同样的错误,怀疑这个WinCE是不是经过裁减,仅仅是怀疑!希望各位可以帮到我,100分酬谢!
    wfdx022 嵌入式系统
    vhdl中work库的问题
    问各位:1.书中说这个例子max+plus2不支持,为什么???2.书中说work库是默认打开的,那么下面程序中的use work.packexp.all;这句话可以不用写吗???谢谢.LIBRARY IEEE ;USE IEEE.STD_LOGIC_1164.ALL ;PACKAGEpackexp IS--定义程序包FUNCTIONmax( a,b :IN STD_LOGIC_VECTOR)--
    aeiou 嵌入式系统
    编译遇到#10010错误
    在跑一个ti工程师给的pwm的程序。新建一个rtos的empty工程,导入后遇到以下错误。Description Resource Path Location Type#10010 errors encountered during linking; "12345.out" not built 12345 C/C++ Problem#10234-D unresolved symbols remai
    zhangyue 微控制器 MCU
    PAL制式显示FPGA实现问题
    FPGA写了个PAL制式隔行扫描的显示模块,使用的是50HZ的帧频,产生奇偶场的复合消隐和复合同步控制信号,并送给DAV7123显示,但是在监视器上发现显示图像在上下抖动,但是接到LCD显示器上却只看到图像在左右晃动(图像数据本身无问题),不知道是怎么回事呀?我还专门用摄像机产生的信号和用FPGA生成的信号用示波器做过对比,没看到有差异,但是摄像机接到监视器上就没有上下抖动的现象。请各位指点迷境呀
    eeleader FPGA/CPLD

    推荐内容

    热门视频更多

    可能感兴趣器件

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved