课程介绍
相关标签: NI LabVIEW
LabVIEW 网络讲坛 第二季之循环定时之谜
LabVIEW 网络讲坛 第二季之事件结构之谜
LabVIEW 网络讲坛 第二季之程序调试之谜
LabVIEW 网络讲坛 第二季之运行性能之谜
LabVIEW 网络讲坛 第二季之快速编程之谜
推荐视频

    猜您喜欢

    推荐帖子

    帮忙设计个硬件电路图
    设计并制作FPGA开发板,核心器件为ALTERA公司的CYCLONE系列芯片。该开发板具有独立电源、独立下载功能,引脚开放,支持二次开发。开发板包含的硬件模块为:1、FPGA核心板(包括ALTERA公司的CYCLONE系列芯片、开放的IO引脚、有独立工作时钟、独立电源、独立下载功能);2、扩展板(包括6个数码管,其中5个带译码器;LCD显示器;4*4按键;8个拨码开关;A/D、D/A转换芯片;16
    断弦 FPGA/CPLD
    Quartus II 中Tsu/Tco 的约束方法
    Tsu/Tco 在Quartus II 的报告中有两种不同含义.[list=1][*]片内的Tsu/Tco 是指前级触发器的Tco 和后级触发器的Tsu, 一般来说都是几百ps 级别的. 可以通过“List Paths”命令查看。这里的Tsu/Tco 主要由器件工艺决定, 工作时在受到温度,电压的影响略有变化.(如下图所示)[url=http://www.dzkf.cn/upimg/allimg/
    eeleader FPGA/CPLD
    max7219显示问题
    我的电路板采用C8051f340,利用max7219驱动4位8段数码管,可是总是点不亮!不知道是怎么回事,请高人指点。附显示子程序:sbit DIN_7219=P1^5;sbit LOAD_7219=P1^6;sbit CLK_7219=P1^7;void init7219(void);void write_7219(uchar addr,uchar dat);void displayU(int
    lamb441 51单片机
    Verilog中case 中一个状态在执行过程中,状态发生改变了怎么执行
    Verilog中case 中一个状态在执行过程中,状态发生改变了怎么执行,是继续执行本状态还是执行下一个状态?
    少121 FPGA/CPLD
    DSP算法系列教程定点算数运算之从浮点到定点
    高级语言:从浮点到定点我们在编写DSP模拟算法时,为了方便,一般都是采用高级语言(如C语言)来编写模拟程序。程序中所用的变量一般既有整型数,又有浮点数。如例1.1程序中的变量i是整型数,而pi是浮点数,hamwindow则是浮点数组。例1.1256点汉明窗计算int i;+float pi=3.14l59;float hamwindow[256];for(i=0;i>(Qx-Qz),若Qx>=Qz
    Jacktang DSP 与 ARM 处理器
    其实STM32的开发应该更简单!
    我的意思是,最近看STM32的示例源代码,发现系统开始的配置都是标准的函数库,各种参数也都有规律可循,是不是可以开发一个PC端程序,通过勾选、填写各种参数来自动生成一个工程所需要的开始源代码结构?类似VisualStudio里面那样?我觉得这个很可行啊!
    MOWANWTO stm32/stm8

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved