课程介绍
相关标签: RISC-V
  本课程是信息与电子工程及相关计算机专业的专业基础课,课程包括处理器RISC-V指令集、寻址模式、数据类型、汇编语言,处理器微结构、控制器和流水线,存储系统、高速缓存、虚拟存储,多处理器和并行技术,系统设计性能评估及软硬件协同设计方法等。

本课程可以和线下教学进行结合,为学生提供复习、答疑和自我评价的线上平台,进一步对课堂上所学内容进行巩固和拓展,加强学生和教师之间在课堂以外的交流;也作为高等院校信息工程和计算机相关专业的本科生学习“计算机组成与设计”、“计算机系统结构”等课程的在线学习资源;并可供与计算机相关的专业人士和高校的相关任课教师学习参考。

本课程基于RISC-V指令集架构进行解读教学,在掌握传统的计算机组成知识的同时,也能学习了解指令集与系统架构设计方法。
推荐视频

    猜您喜欢

    推荐帖子

    XILINX ISE 14.6 Failed to create temporary project!!
    打开ISE,先是弹出一个“Project Open Failed”的对话框,关闭它然后点新建工程就会出现“Failed to create temporary project”,并且又弹出一个对话框之后ISE直接就关闭了。[img]C:\Users\DAI\Desktop[/img]
    daiwenzhou FPGA/CPLD
    基于DTMF制式的中文来电显示装置!(转)
    [i=s] 本帖最后由 paulhyde 于 2014-9-15 03:39 编辑 [/i][b][color=#000099][/color][/b][url=http://bbs.cepark.com/attachment.php?aid=MjgzMnwwNzgwODIzOXwxMjY3MzYwMDEzfGFiNzZYdmI4MXN2UzZVcXJaYnFJMzVEYlJKWCtaYVpZdF
    gina 电子竞赛
    高速AD数据采集,异步FIFO,还是双口RAM
    RT 做示波器 ,fpga采集数据 ,送给STM32 做显示。有经验的朋友给个建议。
    523335234 FPGA/CPLD
    ISE VHDL 综合后敏感变量表的修改
    综合以后按照警告添加了敏感变量,可是程序不运行了。我想知道,综合以后一定要按照警告把锁存器去掉,但是一定要根据警告添加敏感变量吗?还是可以不添加?:time:[[i] 本帖最后由 timdong 于 2012-12-15 22:31 编辑 [/i]]
    timdong FPGA/CPLD
    电子产品设计中不可回避的问题—EMI预一致性测试和调试
    EMI预一致性测试和调试成为工程师在电子产品设计中不可回避的问题•一次性很难通过昂贵的EMI一致性测试•难以捕获偶发的EMI突发信号需要拥有较长仪器采集时间的实时频谱分析仪才可能捕获EMI突发信号大多数频谱分析仪不是实时频谱分析仪•EMI调试中很难找到噪声来源截短PCB线路,然后重连,才有可能找到噪声来源很难找到导致EMI的模拟信号和/或数字信号针对EMI预一致
    肥兔子 下载中心专版
    轮询 引脚电平
    DSP INT1 引脚接外部设备的状态输入信号现在要判断INT1电平为高或者低去执行其他的程序我通过判断IFR位没实现请问大家 怎么样实现轮询INT1引脚电平?刚刚接触硬件编程请大家指点了谢谢了
    ztttt2001 嵌入式系统

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved