课程介绍
相关标签: Linux Xilinx znyq

本教程讲解FPGA基础,SOC入门,DMA和VDMA,linux,HLS图像与PCIE

适用于以下应用:

高速通信;机器视觉、机器人;伺服系统、运动控制;视频采集、视频输出、消费电子;项目研发前期验证;电子信息工程、自动化、通信工程等电子类相关专业开发人员学习

显示全部 ↓
换一批猜你喜欢

推荐帖子

急!急!有中断传输和块传输,怎么写固件?
有中断传输和块传输,怎么写固件? 我要做的设备 有一个中断传输,3个块传输(端点号:1OUT、2OUT、1IN、4IN,其中 1IN为中断传输端点地址,其他为块传输端点地址),要怎样写固件程序? 例程里面的固件程序都是2、4、6、8为端点号,而且都是块传输。 现在我改了端点号后,(假如不改对应的程序会导致 我抓出来的数据只抓到一半,说明只传输一部分数据啊)不知道要怎么改其他对应的程序, 高...
junweisteven 嵌入式系统
能用release版的NK 调试 debug版的驱动么?
我可以把debug的驱动考到release目录下,然后makeimg,release版本设置成enable kernel debugger, enable kitl 可以调试debug驱动么? 怎么我这么做了可以断点,但变量值总是不对呢, 要是NK也是debug的,就没问题,但是总有乱七八糟其他的信息,还总是First-chance Exception in COREDLL.DLL,不该断 ...
djf876 嵌入式系统
新手求教,做avr测频率时,有几个问题
用到了两个中断,外部中断和益处中断,怎么控制这两个中断的先后,是和总中断放置的位置有关么,,,还有那个计时器num++是独立的么一直再加加,等到65535的时候就会中断了进入miao函数中,我的大概程序在这 void times() {    num++; } void miao() {       &nbsp...
solo_angel 单片机
关于fpga采样频率的问题
从发送版卡中循环发出1024*1024的数据,发送条件是当l = 1时发送一行,即当l = 1时发送1024个数据,然后l = 0,经过一个小的时间间隔,令l = 1,继续发送1024个数据,如此一直循环发送。发送版发送的数据要到接收板上,同时将l信号和时钟信号一起发给接收板。接收板上用chipscope抓数据,设置的时钟是发送版发过来的时钟,设置的触发条件是l = 1,结果发现,每次l = 1的...
zhpzhs FPGA/CPLD

用户评论

spookerst
請問哪裡可以下載您教學CODE??
2018年10月14日 18:22:25回复|(6)

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved