10.2 抖动对高速模数转换器(ADC)信噪比(SNR)的影响

+荐课 提问/讨论 评论 收藏
  • 本课程为精品课,您可以登录eeworld继续观看:
  • 10.2 抖动对高速模数转换器(ADC)信噪比(SNR)的影响
  • 登录
大家好,欢迎观看 TI高精度实验室视频, 其中讨论高速数据转换器的 时钟抖动注意事项。 在本视频中,我们将讨论什么是抖动, 它的来源,以及它如何影响高速数据 转换器的噪声性能。 我们还将探究如何计算抖动, 以及执行怎样的步骤以最大程度地减小噪声性能下降。 在采样理论中,高速 ADC 使用 外部时钟信号对输入信号进行采样。 时钟边沿具有通常称为抖动的时序 不确定性,这会降低ADC 的噪声性能。 在采样过程中,采样时钟边沿的 时序不确定性会导致振幅误差。 对于给定量的抖动,误差会 随着输入频率的增大而变大。 因此,ADC 的噪声或 SNR 性能下降对抖动量和输入 信号的频率都很敏感。 采样时钟抖动包含两个分量, 即来自非理想时钟源的外部 抖动和内部ADC 孔径抖动。 ADC 孔径抖动主要源自内部 时钟缓冲器的热噪声,而孔径 抖动通常取决于向 ADC 提供的时钟信号振幅。 需要将外部抖动和内部 ADC 孔径 抖动结合在一起才能确定 ADC SNR 降低量。 系统设计人员使用一个著名的 公式来估算时钟抖动导致的噪声 性能下降。 SNR 抖动下降的计算表达式为: -20*log10[2π*输入频率*抖动] 正如先前提到的,该 公式还证明抖动导致的 SNR 下降主要取决于输入 频率和抖动量。 下面的示例图显示了一个 具有大约 73dB 热噪声的 14 位 ADC。 这是粉色的水平线。 此外,我们可以看到四条显示抖动 导致的 SNR 降低的迹线,抖动时长分别为 50、 100、200 和 400 飞秒。 例如,对于 400 飞秒的采样时钟抖动, 当输入频率从10 兆赫兹更改为 100 兆赫兹时,抖动导致的 SNR 会降低 20dB。 ADC 的本底噪声由三个不同的 因素决定。 第一个因素是ADC 量化噪声。 通常,选择 ADC 的输出分辨率时 应满足以下条件:量化噪声 不会使 ADCSNR 显著降低。 在高速 ADC 中,有效位数 或 ENOB 通常远低于 实际的ADC 分辨率。 第二个因素是 ADC 热噪声。 热噪声是ADC 的固有 本底噪声。 第三个因素是抖动降级。 这是时钟边沿时序不确定性导致的噪声 增加。 返回到前面有关14 位 ADC 的示例, 我们的 14 位ADC 具有大约 73dB 的热噪声和86dB 的量化噪声。 总采样时钟抖动为 400 飞秒。 如下图所示,在高达约 30 兆赫兹的输入频率下,产生的 SNR 受约 73dB 的热噪声限制。 86dB 的量化大小完全 不会影响结果。 随着输入频率不断增加, 抖动降级将占据主导地位,并最终 完全限制它。 如果时钟从400 飞秒提高 至 100 飞秒,那么即使在 200 兆 赫兹的输入频率下,抖动 影响一点儿也不明显。 对于射频采样转换器,时钟 抖动降级是一个非常重要的考虑因素。 外部时钟信号的抖动 可以通过对其相位噪声进行积分来计算。 要进行该计算,必须设置积分 上限和积分下限。 积分下限通常由应用程序 设置。 例如,如果应用 使用 FFT 处理,那么下限由 FFT bin 大小设置,如左侧的 图所示。 如果是电信应用,那么下限 由频道间隔设置。 例如,在 GSM通信中,频道 间隔是 200 千赫兹。 任何比这更接近的相位噪声都是不相关的。 右侧的图显示了积分 下限可能对总抖动数有显著的影响,因此 正确设置积分下限非常重要。 积分上限取决于一些 不同的变量。 如果在时钟输入端使用带通滤波器, 那么上限由滤波器带宽进行设置。 如果未对时钟输入进行滤波,那么从理论上而言, 需要将相位噪声积分至 时钟速率两倍的偏移频率。 但内部时钟输入具有有限的带宽, 因此积分至时钟速率的两倍是 最糟糕的情形。 正如在上面的图中看到的, 外部本底噪声会显著增加总时钟抖动数。 在 TI,只要可以,我们就在 ADC 时钟输入端 使用带通滤波器,以限制本底噪声降级。 作为一个简单的实验,我向 ADS 5463 的 时钟输入添加了白噪声,然后我使用不同的低通 滤波器来演示对DC 宽本底噪声的影响。 底部的图展示了相关结果。 不出所料,在不使用滤波器时, 发生了最糟糕的本底噪声降级。 随着我将时钟输入端的低通 滤波器转角频率从 300 兆赫兹 降低至 1 兆赫兹,产生的总本底噪声 降级变得越来越好。 或许控制时钟抖动导致的 本底噪声降级的更佳 方法是在频域中查看它。 在采样过程中,会向输入信号 添加时钟信号相位噪声,但时钟相位噪声 振幅也会以 20*log(输入频率/时钟频率) 的 因数进行缩放。 与时域分析中的情况类似,如果 输入频率增加 10 倍, 那么在添加到ADC 的热噪声 之前,时钟相位噪声振幅会增加 20dB。 很显然,固有时钟噪声振幅越大, 这会直接导致更高的抖动, ADC 本底噪声降级就越糟糕。 那么,为何时钟抖动或相位噪声 对于接收器性能而言如此重要? 典型的接收器用例是阻断情况, 其中接收器需要在存在高功率带内 干扰信号的情况下检测微小的目标信号。 该干扰信号位于所需的通带内, 因此无法将其滤除。 由于我们无法对ADC 输入进行过驱 或使其饱和,因此高功率干扰信号会 限制可应用至微小目标信号的前端增益量。 因此,ADC 本身的 本底噪声需要尽可能低。 正如可以在下面的图中 看到的,时钟相位噪声被调制到 全功率干扰信号上,然后该时钟相位 噪声开始直接限制能够检测到多小的 目标信号。 随着输入频率或时钟相位噪声 不断增大,ADC 的组合本底噪声也会不断增大。 这样就使检测微小的目标信号变得越来越难。 那么,可以采取什么措施来最大程度地减小时钟 噪声对 ADC SNR 的影响呢? 系统设计人员可以 在一些不同的选项中进行选择。 首选,选择具有足够低的抖动或相位噪声的 时钟源。 然后,使用具有低插入损耗的 带通滤波器,从而限制宽带噪声降级。 第三,确保 ADC 时钟输入引脚上的时钟 振幅足够高,从而不会降低 ADC 孔径 抖动。 本视频到此结束。 谢谢观看。175
课程介绍 共计9课时,2小时6分38秒

[高精度实验室] ADC系列 10 : 高速模数转换器 (ADC) 基础

ADC 数据转换器 高精度实验室 信号处理 调制 TIPL

本系列视频介绍了不同种类的前端拓扑,这些拓扑可以用于驱动ADC的输入信号。首先讨论常见类型的调制,然后深入探究相位和振幅调制及其背后的数学原理,从而介绍实调制和复调制的概念,讨论复调制的用法并综合示例 ...

推荐帖子

Proteus开发dsp!既然大家这么踊跃,感动!我把本不应该说的东西告诉大家!
把我遇到的有几个问题给大家分享,第一个是安装的问题,我装的是CCS5.2.1版在连接launchpad或controlstick实际硬件时会自动退出,问了好多人(有回答的),不过都不靠谱。浪费了我七天的时间,总算弄明白了,我电脑里还有CCS3.3版,估计是这个原因。卸载CCS3.3后,一切正常。         第二个问题,这两年我一直...
平湖秋月 微控制器 MCU
【TI首届低功耗设计大赛】oled调试成功
算是新手接触MSP430,不太会用,调试一天终于把OLED调试成功,下一步打算用硬件spi来实现。在调试中遇到个问题,偶尔CCS提示 不知道该如何解决 ...
转身0105 微控制器 MCU
【我与TI的结缘】+Ti MSP430(2)
      在学习TI  MSP430G2553 launchpad 之后也开始学习MSP430F149,用的是斯玛特所做的开发板,最开始的时候是自己申请免费的MSP430F149的样片,然后自己焊接核心板,那也是自己第一次焊接贴片器件,不是那么熟悉,网上看了看视频,当时没有那种平口的电烙铁,就直接用一般尖头的焊接,最主要的是要把那个14...
昱枫 TI技术论坛
欢迎讨论!为什么电容器变薄了,静电容量却反而增加了呢?
1.电容器变薄但静电容量却反而增加的理由根据数学表达式C=ε×S/d,增大电容器静电容量的方法有如下3种:  ①增大ε(介电常数)  ②增大S (电极面积)  ③减小d (电介质厚度) 关于此处的①②,很容易形象直观地进行想象,但是关于③却相反,总觉得厚的电介质能够积聚很多的电荷,但事实并非如此。这是因为电荷是积聚在两个电极上的,而不是积聚在电介质中。首先,我将在使大家了解上述要点的基础上...
qwqwqw2088 模拟与混合信号
分享到X
微博
QQ
QQ空间
微信

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新文章 手机版

站点相关: EEWORLD首页 EE大学堂 论坛 下载中心 Datasheet 活动专区 博客

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved