logo 大学堂

FPGA软件硬件协同设计

FPGA EEPW 共35课时 1天3小时17分36秒
简介

该课程是FPGA在嵌入式系统领域的应用,以XILINX的MICROBLAZE 32位软核处理器为载体,介绍嵌入式系统中软件和硬件协同设计和协同调试的方法,诠释All Programmable在嵌入式系统设计中的重要意义。

课程目录
展开全部

猜您喜欢

推荐帖子

静态库连接错误
我在EVC下建立了一个静态库,库函数是C源代码,当build时出现一下警告:c:\documents and settings\xushaomin\桌面\cheng\test\jpeglib\jmemmgr.c(1125) : warning C4013: 'getenv' undefined; assuming extern returning int在利用建立的静态库的时候出现连接错误:jpe
qiurisiyu 嵌入式系统
2440的问题
刚买的mini2440 刚插电源时能进入lunix的图形界面 但转为nor状态烧入一个测试程序后发现触屏没显示 再转回nand状态后就进不了图形界面了 显示的是白色的屏幕 只是触屏有问题吗 后来又重装了系统但盘里面没有图形界面 只能用超级终端 回忆一下好像轻轻摔过一次 是不是摔坏了
kly 嵌入式系统
Elektor 2017 年5-6月合刊
[i=s] 本帖最后由 wawaw 于 2017-6-16 18:39 编辑 [/i]
wawaw 下载中心专版
WinCE键盘钩子问题
我要用钩子来截取WINCE软键盘的消息,参考网上一些其他资料,用如下方法来设置钩子,可是始终不成功,请教各位![code]/////////////初始化部分///////////////////////////g_hHookApiDLL = LoadLibrary(TEXT("coredll.dll"));if(g_hHookApiDLL == NULL){return FALSE;}//获取S
koala98222 WindowsCE
MSP430FR6989 定时器分析
1.写在前面:最近马上要开始电赛了,今年是TI第一年作为承办方,有可能有一道题必须要求用TI的芯片,所以用惯了32的我也只好拿起一块MSP430板卡,开始MSP430的学习。(菜鸡第一次写博客,大家多多包含,欢迎大家在下面留言。)2.MSP430定时器解析:2.1上图中第8-9位为定时器时钟源选择,MSP430fr6989包含3个时钟,ACLK为辅助时钟,一般为低频时钟,SMCLK为次级主时钟,M
fish001 微控制器 MCU
FPGA驱动MAX7219的问题
先上程序:module max7219(clk,rst_n,clk1,load,din);input clk,rst_n;output clk1,load,din;//reg[11:0] cnt;reg[11:0] cnt1;always @(posedge clk or negedge rst_n)if(!rst_n)cnt1 <= 0;else if(cnt1==12'd2560)cnt1 <
chenbingjy FPGA/CPLD

讲师简介

EE资深网友

推荐内容

EEWorld订阅号

EEWorld服务号

汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved