logo 大学堂

FPGA软件硬件协同设计

FPGA EEPW 共35课时 1天3小时17分36秒
简介

该课程是FPGA在嵌入式系统领域的应用,以XILINX的MICROBLAZE 32位软核处理器为载体,介绍嵌入式系统中软件和硬件协同设计和协同调试的方法,诠释All Programmable在嵌入式系统设计中的重要意义。

课程目录
展开全部

猜您喜欢

推荐帖子

文桥
请问哪位用文桥搭建过1MHZ电压范围0-12v 的稳幅正弦波?失真厉害吗?
tangwei8802429 模拟电子
芯灵思SIN-IMX6UL开发板通过USB HOST传输文件到开发板
该部分不仅可以从 PC 机下载镜像到开发板中,还可以接 U 盘等设备创建 loop 分区,与 PC 机共享在开发板串口终端中输入如下命令,在/dev/shm(内存)目录下创建一个 10M容量的 loop分区 disk# dd if=/dev/zero of=/dev/shm/disk bs=1024 count=10240将该分区转换成 USB Device 设备# echo “dev/shm/d
babyking 嵌入式系统
SPWM处理问题
请教大家一个问题,我前两天在做单相全桥逆变,然后SPWM波是软件处理后,用149输出的一系列占空比不同的PWM,为了检测软件处理的数据是正确的,别人建议我给输出的PWM波加一阶RC滤波,电容选104的,然后电阻随便取个几K(我用的是4.7K)测电容两端的电压,没想到它竟然把PWM波给滤成一个可以说比较标准的正弦波了,然后他说这说明我的软件里面算的数据是正确的。我是这样理解的:PWM波是不同占空比的
樊旭超 电源技术
求救!!wince数据库的问题-ACTIVESYNC
在生成image的时候会有一个initdb.ini文件,这个文件里面就是默认的wince数据库的一些内容吧,我就是这么理解的里面有一项; @CESYSGEN IF DATASYNC_MODULES_REPLLOGRecord :Field : 0001001f : "repllog.exe"Field : 0002001f : "AppRunAtRs232Detect"Field : 000300
zhulide 嵌入式系统
晶振没有起振
电路以前是正常的,现在不行了,发现是晶振没有起振了,现在电容晶振都换了,还是不行,有熟悉的么?起振也不好检测,就会用示波器看看有没有波形,我试过,一般正常的最小系统只要加个单片机就能振荡起来的。很急,知道的帮忙,在线等。。。
zhanglicom216 嵌入式系统
(cyclone4)助学版_v120之数码管二[PWM可调显示0到100%]
昨天发了,冒看到,在截图发一遍~
Leo417love FPGA/CPLD

讲师简介

EE资深网友

推荐内容

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved