logo 大学堂

Cadence Allegro 16.6 -4层四路HDMI电路PCB设计教程

PCB HDMI 共34课时 9小时25分50秒
简介

    本套教程采用全新版本的Cadence Allegro 16.6 来分阶段讲解,从创建原理图库、原理图、PCB库到PCB设计的布局布线,全流程给大家讲解和交流。每个器件是怎么画的?怎么摆放的?每一根线怎么拉线?哪些是电源线?哪些是信号线?这些都会一个一个的详细讲解,新手一般看一遍就能够自己动手了。从无到有整个环节都说得清清楚楚,这样作为新手才能够真正学到东西。

【课程第一期】:课程介绍及元件库的创建

【课程内容】:此次直播主要给大家介绍电子设计的常规流程及步骤,并总体介绍此次实战项目的情况,梳理设计思路。同时引入到该实战项目的元件库创建阶段,学习各种类型的元件创建方法及创建技巧。

1)课程简介

2)原理图库的调用与创建

3)PCB库的调用与创建

4)QA技术问答



【课程第二期】:原理图的绘制以及PCB预处理部分 

【课程内容】:上次直播讲解了如何创建原理图库与PCB封装库,那么库元件创建之后我们应该如何利用这些元件来绘制出需要的原理图?如何导入到PCB当中进行PCB设计?具体到怎么操作,需要注意些什么地方?这次直播一起来学习下。 

1)原理图的绘制以及检查

2)网表调入与后台元器件放置

3)PCB常规class介绍与颜色配置

4)结构导入与PCB板外形框绘制

5)QA技术问答



【课程第三期】:模块化布局设计

【课程内容】:在PCB设计当中,布局是很重要的一步,布局的好坏关系到后面的布线工作。在动手之前布局思路很重要。先理清思路,确定好哪些器件属于哪些功能模块,按照功能模块化布局,然后再进行细节的处理。这样才能够有条不紊的完成布局设计,那这种就去我们一起来学习下。

1) 按模块抓取器件

2) 按结构要求摆放结构器件

3) 整板布局规划

4) 按模块化进行器件布局

5) QA技术问答



【课程第四期】:整体布线规划、规则设置与重要信号线布线处理

【课程内容】:模块布局完成之后,在开始布线工作之前,要开始准备布线设计的一些预处理工作。设置好叠层及PCB设计的规则属性,以保证信号布线的要求。布线工作是PCB设计当中比较耗时间的一个环节,怎样去规划布线的空间,理清布线的思路,先连什么线后连什么线,这些都是需要掌握的内容。那本次直播针对这些内容一起来学习下。

1) 叠层处理及设计规则添加

2) 整板布线规划

3) 模块布线扇出处理

4) HDMI模块差分布线

5) QA技术问答



【课程第五期】:其它信号线处理与电源分割处理

【课程内容】:重要的HDMI模块布线完毕后,开始整板其它信号连通性处理,速率不是很高的信号保证其连通性即可。信号线布线完成之后,重点是进行电源平面的分割,要保证电源的完整性以及载流,使PCB板能正常供电运行。具体到怎么操作,需要注意些什么地方?这次直播一起来学习下。

1)其它信号连通处理

2)电源分割处理

3)整板布线优化处理

4)DRC检测及消除

5)QA技术问答



【课程第六期】:PCB的DRC检查、拼版设计及资料输出

【课程内容】:对于一个PCB设计,布局布线完成之后,整个项目的90%就算完成了,DRC检查是必不可少的一步,用软件约束来进行检查,检验我们设计是否满足规则的标准。剩下10% 还有哪些工作呢?设计完成之后一般是发出给板厂进行生产,那考虑到保密性的问题不建议直接发送PCB源文件给板厂生产,那怎么来输出相关生产文件,是我们需要掌握的知识点。

1) 整板PCB板DRC检查及消除

2) 丝印调整、文本添加、装配PDF输出、DXF文件输出

3) 光绘文件添加与修改

4) 光绘文件输出、检查及文件归档

5) QA技术问答

课程目录
展开全部

猜您喜欢

推荐帖子

[A-电流信号检测装置] 陕西省一等奖_A题
[font=微软雅黑, ][size=14px][size=3][color=#000000]本电流信号检测装置由自绕锰锌磁环、I/V变换电路及AD调理电路构成,功放电路使用TI公司的高电流OPA548运放芯片,基于TI公司高性能双核、主频200MHz的TMS320F28379D浮点微控制器进行FFT傅里叶变换并实时通过液晶屏进行显示。OPA548可稳定输出10mA至1A峰峰值的电流,由高磁导率的
sigma 电子竞赛
请问一个CAN的问题
CAN2.0B中应答错误将使得发送方不停的发送,直到接收到应答信号或者进入bus 0ff那么其他错误呢。比如CRC错误,接收端判断出现一个CRC错误然后在应答位发送错误帧,发送端是否因此判断应答不正确而重新发送。位错误的处理是否也是先发送错误帧再重新发送数据帧,直到发送正确
ppsh 嵌入式系统
转贴】铅酸蓄电池修复工艺
这是转贴深圳维迪澳的流程图,是按照他们的设备编制的。供网友参考。 500) {this.resized=true; this.width=500; this.alt='这是一张缩略图,点击可放大。按住CTRL,滚动鼠标滚轮可自由缩放';this.style.cursor='hand'}" resized="true">
zbz0529 电源技术
关于CE6.0内核启动问题
我最近在研究内核的启动过程,正在看代码,请问一下,镜像是在什么时候被拷贝到内存中的啊?怎么没有发现类似的代码?我看到MAINSTONEIII 的bootloader代码里OALStartup.s中有copy bootloader image to RAM的代码,我觉得内核也应该会有类似的代码啊,在哪里呢?我看的都是CE6.0 MAINSTONEIII提供的源码。谢谢了!
mysky163 嵌入式系统
晒WEBENCH设计的过程+汽车LED照明4000流明照明方案
[i=s] 本帖最后由 qwqwqw2088 于 2014-8-16 23:38 编辑 [/i]1.设计题目:货车LED照明4000流明照明方案2.设计过程:进入设计活动页面[url=https://www.eeworld.com.cn/huodong/201405_TI_webench/]https://www.eeworld.com.cn/huodong/201405_TI_webench/[
qwqwqw2088 模拟与混合信号
关于ucos系统下STM32看门狗的使用问题!
目前我的使用方法为:配置过程:void Wdg_Init(void){// Enable WDG clocks RCC_APB1PeriphClockCmd(RCC_APB1Periph_WWDG , ENABLE);// PCKL1: 36MHZ // WWDG clock counter = (PCLK1/4096)/8 = 488 Hz (~2 ms)  &#1
daicheng 实时操作系统RTOS
讲师简介
黄勇 深圳市凡亿技术开发有限公司设计中心技术总监;PCB联盟网电子论坛特邀版主;凡亿教育联合创始人;长期致力于Cadence Allegro高速pcb设计与Cadence Allegro 高速PCB设计视频教学;具备丰富的PCB设计实战经验,尤其擅长高速信号数字类、消费电子类产品的PCB设计。其系列Cadence Allegro软件速成视频教程、Cadence Allegro版PCB设计全流程实战视频深受业界PCB爱好者的赞誉,是开启PCB实战视频教学的先驱者。
推荐内容

EEWorld订阅号

EEWorld服务号

汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved