课程介绍
相关标签: PCB HDMI
    本套教程采用全新版本的Cadence Allegro 16.6 来分阶段讲解,从创建原理图库、原理图、PCB库到PCB设计的布局布线,全流程给大家讲解和交流。每个器件是怎么画的?怎么摆放的?每一根线怎么拉线?哪些是电源线?哪些是信号线?这些都会一个一个的详细讲解,新手一般看一遍就能够自己动手了。从无到有整个环节都说得清清楚楚,这样作为新手才能够真正学到东西。

【课程第一期】:课程介绍及元件库的创建

【课程内容】:此次直播主要给大家介绍电子设计的常规流程及步骤,并总体介绍此次实战项目的情况,梳理设计思路。同时引入到该实战项目的元件库创建阶段,学习各种类型的元件创建方法及创建技巧。

1)课程简介

2)原理图库的调用与创建

3)PCB库的调用与创建

4)QA技术问答



【课程第二期】:原理图的绘制以及PCB预处理部分 

【课程内容】:上次直播讲解了如何创建原理图库与PCB封装库,那么库元件创建之后我们应该如何利用这些元件来绘制出需要的原理图?如何导入到PCB当中进行PCB设计?具体到怎么操作,需要注意些什么地方?这次直播一起来学习下。 

1)原理图的绘制以及检查

2)网表调入与后台元器件放置

3)PCB常规class介绍与颜色配置

4)结构导入与PCB板外形框绘制

5)QA技术问答



【课程第三期】:模块化布局设计

【课程内容】:在PCB设计当中,布局是很重要的一步,布局的好坏关系到后面的布线工作。在动手之前布局思路很重要。先理清思路,确定好哪些器件属于哪些功能模块,按照功能模块化布局,然后再进行细节的处理。这样才能够有条不紊的完成布局设计,那这种就去我们一起来学习下。

1) 按模块抓取器件

2) 按结构要求摆放结构器件

3) 整板布局规划

4) 按模块化进行器件布局

5) QA技术问答



【课程第四期】:整体布线规划、规则设置与重要信号线布线处理

【课程内容】:模块布局完成之后,在开始布线工作之前,要开始准备布线设计的一些预处理工作。设置好叠层及PCB设计的规则属性,以保证信号布线的要求。布线工作是PCB设计当中比较耗时间的一个环节,怎样去规划布线的空间,理清布线的思路,先连什么线后连什么线,这些都是需要掌握的内容。那本次直播针对这些内容一起来学习下。

1) 叠层处理及设计规则添加

2) 整板布线规划

3) 模块布线扇出处理

4) HDMI模块差分布线

5) QA技术问答



【课程第五期】:其它信号线处理与电源分割处理

【课程内容】:重要的HDMI模块布线完毕后,开始整板其它信号连通性处理,速率不是很高的信号保证其连通性即可。信号线布线完成之后,重点是进行电源平面的分割,要保证电源的完整性以及载流,使PCB板能正常供电运行。具体到怎么操作,需要注意些什么地方?这次直播一起来学习下。

1)其它信号连通处理

2)电源分割处理

3)整板布线优化处理

4)DRC检测及消除

5)QA技术问答



【课程第六期】:PCB的DRC检查、拼版设计及资料输出

【课程内容】:对于一个PCB设计,布局布线完成之后,整个项目的90%就算完成了,DRC检查是必不可少的一步,用软件约束来进行检查,检验我们设计是否满足规则的标准。剩下10% 还有哪些工作呢?设计完成之后一般是发出给板厂进行生产,那考虑到保密性的问题不建议直接发送PCB源文件给板厂生产,那怎么来输出相关生产文件,是我们需要掌握的知识点。

1) 整板PCB板DRC检查及消除

2) 丝印调整、文本添加、装配PDF输出、DXF文件输出

3) 光绘文件添加与修改

4) 光绘文件输出、检查及文件归档

5) QA技术问答
显示全部 ↓
推荐视频

    猜您喜欢

    推荐帖子

    wince gui移植 文字滚动问题
    在gui移植的时候,原来的芯片是支持480*272的,现移植到支持800*480的芯片上,可以移植后一切正常,就是在超过480宽的像素位置之后,所有的字体都向左滚动,并且第一个字符不会显示,直接从第二个字符开始滚动,哪位高手知道这是为什么啊??
    PLAYFPGA 嵌入式系统
    资深硬件工程师视频讲解锂离子电池原理和电源管理芯片---------关键是免费
    资深硬件工程师视频讲解锂离子电池原理,多图讲解,很详细,通俗易懂。不错。[hide]attach://487263.rar[/hide]
    CCBSKY 电源技术
    AGC电路求助
    如上图,是利用JFET控制的AGC电路,但是进行实物焊接后波形并不能稳定在一定范围而是随着输入增加而增加但是电路我也检查过,没有出现漏接,短路情况求助:Cry:波形情况:输入输出接近100 当输出电压接近10V 波形接近方波
    真正的小菜鸟 模拟电子
    【Altera SOC体验之旅 】FPGA与ARM的窃窃私语
    [font=Calibri][color=#000000] [/color][/font][align=left][color=#000000]喜大普奔,公司要评估用[/color][font=Calibri][color=#000000]SOC[/color][/font][color=#000000]做产品,我就自然而然的被安排了学习和评估的工作,于是,每天的工作就是开始研究[/color][
    小梅哥 FPGA/CPLD
    micropython更新:2021.5
    2021年5月更新docs/pyboard: Fix typo in pyb.Switch tutorial.docs: Fix some spelling mistakes.gitignore: Ignore macOS desktop metadata files.stm32/boards: Change default LSI_VALUE to 32000 for F4 MCUs.docs/
    dcexpert MicroPython开源版块
    求教,vxworks读pci设备,还有其它
    cpu为奔腾的,跑vxworks,版本是5.5,因为项目需要,用fpga开发了一个pci接口的16路串口在cpu对该串口进行读写的测试过程中,数据的正确性没问题存在的问题是读pci口的速度太慢,每读一个32位双字,需要16个pci时钟周期写pci口很快,一般3到4个时钟周期就能写一个双字请问这是为什么,是否vxworks会限制对pci地址的读速度?另外,我有一个板卡会每500微秒对cpu申请一次中
    houyb 实时操作系统RTOS

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved