课程介绍
相关标签: FPGA DSP 时域 频率计
本课程面向全日制专业学位研究生,以工程应用为重心,以“测控技术与嵌入式系统研究生实践平台”为依托,以时域测试技术为背景,通过软、硬件的综合训练,让学生掌握以需求为驱动、以通用硬件为基础、以代码设计为手段的实现技术。主要内容包括了解时域测试的基本概念,理解数据采集原理和方法,学习并掌握 DSP 程序设计和 FPGA 逻辑设计的技能,了解相关硬件芯片的特性和控制方法,并通过 DSP 和 FPGA 来控制模拟通道、ADC、键盘、LCD、接口等硬件,实现时域测试系统的各种功能。
推荐视频

    猜您喜欢

    推荐帖子

    占空比测量
    我们FPGA产生的10%方波信号,直接接仪器测量,可以测出稳定的波形但是产生的信号接上一级前级放大,出来就很大的过冲但是用仪器直接产生信号源接前级放大,就基本稳定不知道这是怎么回事,有谁知道啊??
    princess. FPGA/CPLD
    利用PCB设计飞线手工布局和布线
    一个印制电路板的布线是否能够顺利完成,主要取决于布局,而且,布线的密度越高,布局就越重要。几乎每个PCB设计者都遇到过这样的情况,布线仅剩下几条时却发现无论如何都布不通了,不得不删除大量或全部的已布线,再重新调整布局!合理的布局是保证顺利布线的前提。  一个布局是否合理没有绝对的判断标准,可以采用一些相对简单的标准来判断布局的优劣。  最常用的标准就是使PCB设计飞线总长度尽可能短。  一般来说,
    ESD技术咨询 PCB设计
    急救啊!CCS因为硬件初始化不成功进不了
    开始用的好好的系统,在调试程序的时候出现硬件初始化不成功的错误,然后重进CCS,接着就调出对话框如下错误:can\'t initialize target cpuerror 0x80000240/-200fatal error during :initialization,ocs,this error was generate by ti\'s uscif driver .我用的贵公司的DM643
    gxywin DSP 与 ARM 处理器
    电子设计超声波
    [i=s] 本帖最后由 paulhyde 于 2014-9-15 09:22 编辑 [/i]顶一下吧!
    fangjunjie 电子竞赛
    急,关于用WAVECOM无线模块发送彩信的问题
    现在我在做毕设,就是要用WAVECOM发彩信型号:wavecom Q2406 PL 002在我往串口发送了AT+CGDCONT=1,"IP","CMWAP"ATD*99***1#之后,服务器给我重复了好多次,发了这样的一段数据:(我用了ACCESSPORT来显示串口收到的16进制数据)7E,FF, 03, C0, 21, 01, 01, 00, 16, 01, 04, 05, DC,02, 06,
    hy8457 嵌入式系统
    中、外适合自制的单片机下载器 / 编程器 / ISP / 的集中营
    [size=4][color=red]郑重声明:本主贴下所有项目均来自互联网,仅提供鉴赏和学习之用,不得用于商业行为。若您因此涉及侵害原创者利益,请自行负责,与本主贴楼主无关![/color][/size]第一款老外的并口ISP推荐度:5星,推荐理由:结构超简单 / 功能不逊色 / 支持芯片多电路图SCH界面图设置方法和使用步骤全部制作资料说明:仅用一个14引脚的PDIP74LS08,除此之外没有
    xu__changhua 单片机

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved