课程介绍
相关标签: Linux unix
一、课程的主要内容
1、介绍UNIX操作系统的特点及其使用;
2、掌握UNIX操作系统的基本结构和应用;
3、通过实验熟悉UNIX操作系统的平台配置、系统设计、系统启动、命令操作、文件系统操作及VI等编辑环境和工具的使用;
二、学习目的
1、通过对UNIX操作系统的学习,认识多用户、多任务、分时操作系统的使用;
2、感性认识进程并发、资源共享、文件等操作系统基本概念和实现原理;
3、为学习操作系统原理打下基础;
显示全部 ↓
推荐视频

    用户评论

    暂时无评论

    猜您喜欢

    推荐帖子

    编译过程的警告
    今天去编译Linux3.11,ARM1176,BCM2835.这个错误产生的原因大概有哪些?我用linux3.10.10的旧配置文件直接编译/
    cl17726 Linux开发
    DSP-Sitara课程进度一直是50%的请进!!!
    进度一直是50%的同学,是不是每次点击的是上图中的片头,看完整个视频进度只有50%呢?技术告诉我们,虽然说从片头可以直接学习课件。但是对系统来讲片头与课程是整个视频的两部分。所以,需要点一下“课程”。否则,系统会认为 “课程”这个部分没有完成。进度一直都是50%的朋友,勾选一下课程试试?:)
    maylove DSP 与 ARM 处理器
    430中断嵌套问题
    关于MSP430实现中断嵌套需要注意以下几点:1)430默认的是关闭中断嵌套的,除非你在一个中断程序中再次开总中断EINT;2)当进入中断程序时,只要不在中断中再次开中断,则总中断是关闭的,此时来中断不管是比当前中断的优先级高还是低都不执行;3)若在中断A中开了总中断,则可以响应后来的中断B(不管B的优先级比A高还是低),B执行完再继续执行A。注意:进入中断B后总中断同样也会关闭,如果B中断程序执
    KAIKAI1 微控制器 MCU
    有关FPGA加载方式的问题,急急急!
    各位前辈,FPGA采用并行加载方式,现CPLD外挂一片FLASH,要求用CPLD控制加载时序,从FLASH读取代码,送入FPGA,应该怎么用CPLD控制加载时序,程序应该怎么写,有可以参考的资料吗,谢谢各位了!
    duolakk FPGA/CPLD
    BlueMS apk v3.6下载
    最新版本ST BlueMS apk,适用于BlueCoin,SensorTile, X-Nucleo系列开发板不适用于[url=https://bbs.eeworld.com.cn/thread-608692-1-1.html][color=#000000]STEVAL-IDB007V1[/color][/url]
    朵拉A萌 意法半导体-低功耗射频
    请教一个BootLoader的问题
    购买的EEWORLDC32SS开发板,CPU地址总线为32位,板载FLASH地址为0x0H-0x3ffffH,而BootLoader的地址为0h-0x0fffH,也就是说上电复位后,系统会从FLASH中读取程序,但现在FLASH的位数为16位,而DSP数据总线是32位,是不是这样就不可能上电自启动了呢?
    luckyboy 模拟与混合信号

    推荐内容

    热门视频更多

    可能感兴趣器件

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved