• 本课程为精品课,您可以登录eeworld继续观看:
  • 16(2)(多级放大器)
  • 登录
课程介绍
相关标签: 模拟电路 CMOS
Analysis and optimized design of integrated analog systems and building blocks. Specific topics include operational and wide-band amplifiers, gain-bandwidth and power considerations, analysis of noise in integrated circuits, low noise design, feedback, precision passive elements, analog switches, comparators, CMOS voltage references, non-idealities such as matching and supply/IO/substrate coupling. The course will include a significant design project applying the techniques taught in class to implement the analog front-end of a high-speed serial link.
推荐视频

    猜您喜欢

    推荐帖子

    昨天开始跟贴看不到了
    是需要审核么?
    eagler8 为我们提建议&公告
    西门子工业自动化资料大全 (2019年9月20日版)
    西门子工业自动化资料大全 (2019年8月9日版)下载地址:http://www.ad.siemens.com.cn/service/download/documentlist.pdf此内容由EEWORLD论坛网友osdocument原创,如需转载或用于商业用途需征得作者同意并注明出处
    osdocument 下载中心专版
    sst 单片机
    这是我们做单片机的出租车的计价器用到的,很便宜,还算实用!
    gaoxiao 单片机
    FPGA实现流水线结构的FFT处理器
    至芯科技FPGA大牛 FPGA/CPLD
    Modelsim后仿需要什么文件?除了sdf
    现在手上有布图工具导出的.sdf文件,和门级网表.v,还有工艺文件.lib,在仿真设置里我添加了.sdf,但没办法编译,说找不到门级网表那些单元。该怎样把.lib转为modelsim可以编译的格式呢?要做什么特别的设置吗?谢谢!
    eeleader FPGA/CPLD
    正确理解.c文件和.h文件
    [align=center][font=Arial][size=5][color=#000000][b]正确理解.c文件和.h文件[/b][/color][/size][/font][/align][align=left][/align][align=left][/align][align=left]从[font=Arial]C[/font][font=宋体]编译器角度看,[/font][font
    tiankai001 下载中心专版

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved