• 本课程为精品课,您可以登录eeworld继续观看:
  • ADC采集FIFO缓存UART发送系统任务说明
  • 登录
课程介绍
相关标签: FPGA ModelSim UDP quartusii

本套课程为小梅哥2019年实地培训班实录课程,内容丰富,知识含量高,且经过了精细的剪辑,观看体验也不错。

课程内容安排如下:

基础夯实阶段(第1~21课时)

这个阶段主要是通过一些理论背景知识简单的实例作为课程发展的基础,让学员从基本的点灯入手,一步一步了解Verilog设计FPGA数字逻辑的常见方法和技巧。看似不经意的几个实验,按照我们的课程内容安排,大家会发现,做着做着,就把线性序列机的核心掌握了,就把状态机的设计和使用方法掌握了。一切都那么的自然,却又水到渠成,不仅了解了原理和方法,更是体会到了这些设计方法的优点,并掌握了使用这些设计方法的技巧。

同时,该阶段也是调试能力培养阶段,学员通过这些不太难的实验和课程,逐步学习和练习如何使用modelsim对设计的代码进行仿真,如何进行调试。在很多人的眼里,仿真只是一个验证结果正确与否的手段,事实上,仿真更大的作用是辅助调试,当仿真结果不如预期时,该如何去分析问题根源,如何通过仿真和调试技巧找到问题所在。

系统建模阶段(第22~42课时)

该阶段通过虽然简单,但是综合性较强的实例,引出多个模块间协同工作的问题,如何设计合理的接口,让每个模块都能够正确的与其他模块互相通信,交换数据,当系统设计遇到问题时,如何去逐一分析调试。

实例强化阶段(第23~70课时)

从I2C协议实现,到摄像头图像采集显示系统调试,再到简单的图像转换算法实现,从千兆以太网底层协议实现,到以太网图像传输实现。将一个个实用性强,知识点多的协议有机结合起来,实现一个实用的以太网图像传输系统。

适合对象:

适合本科生、研究生、工作了的电子信息、通信、机械电子等相关专业的学生或工程师学习。强调一点要是以自学为目的的群体。

不适合的对象:

1、火急火燎,想几天速成的。(也许世界上真有这样的高人能够带您几天速成FPGA吧,但是至少小梅哥没有这个能力)

2、走马观花,认为只要看了视频就能学会,不愿跟着课程安排练习的。(课程分享的是知识和经验,而开发FPGA需要的是编写代码、验证和调试的能力,如何把知识和经验转化为能力,没有捷径,就是练!练!练!练!)

3、承受力差,遇到困难不愿坚持,不愿钻研,不愿突破的。(FPGA学习本来就是有一个突破的瓶颈期,这个瓶颈期很难熬,往往一个小项目可能要花费整整几天的时间去调试,甚至重写,自学,本来就缺乏必要的外界约束,如果再没有毅力,没有挑战困难的勇气,那就真的很难学会了)。

4、项目需求,发现我们的系列教程中有部分刚好符合其项目需求的。(这类用户学习带有极强的目的性,只关心自己需要的,而对很多的基础内容和铺垫无暇顾及,从而导致前面的没有学,后面的很多知识点跟不上,与他项目相关的课程也消化不了)

师傅领进门,修行看个人。我们实地开培训班的时候,讲的内容都录制在视频里了,看视频自学和参加我们的线下培训班,听到的看到的都是完全相同的内容。培训的学员在一个集中的环境里,集中的时间内集中的学习,心无旁骛,所以7周过去,大家都学会了,能独立的编写代码并调试了。而线下自学的最难的也就是坚持和集中精力,所以,能不能学会,不是看教程有多好,而是看学习者的决心和毅力。

希望大家认真学习,有问题多多提问。


显示全部 ↓
推荐视频

    用户评论

    中国商风
    教程很不错,授课的思路也很清晰;
    2024年10月08日 15:01:26回复|()
    goold
    感谢无私的分享~~
    2024年07月11日 22:36:39回复|()
    卡卡卡西
    无敌网站
    2022年03月16日 09:11:25回复|()
    Loaner
    学习了,很不错,讲的很细。
    2020年11月04日 16:24:29回复|()
    lature
    感谢老师分享,辛苦啦
    2020年08月23日 17:39:52回复|()
    远大志向
    大家好, 求实训源代码
    2020年07月21日 20:27:04回复|()
    q7895123q
    你好,这个视频得源码有嘛
    2020年07月05日 18:43:20回复|(1)
    q7895123q
    这个有5倍速的选项,我是没想到的QAQ
    2020年06月28日 19:55:27回复|()
    枫岳孤鸿
    推荐大家1.5倍速,这位老师语速有点快,2倍速有点快了。
    2020年06月28日 17:14:59回复|()
    luckxue
    你好,声音好像听不到呀
    2020年05月30日 08:40:10回复|()

    猜您喜欢

    推荐帖子

    “E”如反掌 奇瑞A3平稳过人
    对于一款运动型家轿而言,为驾驶者提供操控乐趣,自然也和为乘车者带来舒适享受同样重要。奇瑞A3不仅采用了与AVL公司联合开发的ACTECO发动机,保证了车辆在行驶时的充沛动力,同时搭载了多项高端的智能配置,在保证行车安全的同时,也让操控变得驾驭自如。 轻转钥匙,雄厚有力的发动机声当即传来,油门也立刻响应,完全不需大脚油门起步,车辆就已迅猛窜出,由此,直列4缸16气门双顶置凸轮轴的ACTECO发动机性
    crioup 汽车电子
    WinCE的IE浏览器支持视频吗
    各位大虾好!小弟最近做一个pda开发,需要把服务器端的视音频通过gprs请求过来,然后在手机上播放,打算基于IE播放视音频,不知道WinCE的IE浏览器支不支持呢?或者有更好的办法?大家指点一下。
    zyandll WindowsCE
    单片机无法对外部时钟分频
    8M晶振,9分频后单片机频率还是8M同样程序换个单片机,为72M。频率由RCC_GetClocksFreq(&Clock);测得想问下什么原因,硬件原因可能性大不大?
    sspoqss stm32/stm8
    如何在Q2中将IO口设置为开漏输入呢?
    如题,看到Q2 中有自动编译为开漏的选项,但是不知道如何将IO设置为开漏输入,不知道是否有这一项功能呢?
    wstt FPGA/CPLD
    SDRAM SelfRefresh 的迷惑
    最近小弟在学习 SDRAM ,有些资料讲到“发出SelfRefresh命令时,将CKE置于无效状态,就进入了SR模式,此时不再依靠系统时钟工作,而是根据内部的时钟进行刷新操作。在SR期间除了CKE之外的所有外部信号都是无效的(无需外部提供刷新指令),只有重新使CKE有效才能退出自刷新模式并进入正常操作状态” 我理解 就是只要 使 CKE置为 Low 同时保持SDRAM 的供电, 应该就可以进入自刷
    mic198 嵌入式系统
    EVC编译出错,请教。
    Generating Code...Linking...CVTRES : fatal error CVT1102: out of memory; 42 bytes requiredLINK : fatal error LNK1123: failure during conversion to COFF: file invalid or corruptError executing link.exe
    feifei 嵌入式系统

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved