• 本课程为精品课,您可以登录eeworld继续观看:
  • 以太网MAC层板级调试方法
  • 登录
课程介绍
相关标签: FPGA ModelSim UDP quartusii

本套课程为小梅哥2019年实地培训班实录课程,内容丰富,知识含量高,且经过了精细的剪辑,观看体验也不错。

课程内容安排如下:

基础夯实阶段(第1~21课时)

这个阶段主要是通过一些理论背景知识简单的实例作为课程发展的基础,让学员从基本的点灯入手,一步一步了解Verilog设计FPGA数字逻辑的常见方法和技巧。看似不经意的几个实验,按照我们的课程内容安排,大家会发现,做着做着,就把线性序列机的核心掌握了,就把状态机的设计和使用方法掌握了。一切都那么的自然,却又水到渠成,不仅了解了原理和方法,更是体会到了这些设计方法的优点,并掌握了使用这些设计方法的技巧。

同时,该阶段也是调试能力培养阶段,学员通过这些不太难的实验和课程,逐步学习和练习如何使用modelsim对设计的代码进行仿真,如何进行调试。在很多人的眼里,仿真只是一个验证结果正确与否的手段,事实上,仿真更大的作用是辅助调试,当仿真结果不如预期时,该如何去分析问题根源,如何通过仿真和调试技巧找到问题所在。

系统建模阶段(第22~42课时)

该阶段通过虽然简单,但是综合性较强的实例,引出多个模块间协同工作的问题,如何设计合理的接口,让每个模块都能够正确的与其他模块互相通信,交换数据,当系统设计遇到问题时,如何去逐一分析调试。

实例强化阶段(第23~70课时)

从I2C协议实现,到摄像头图像采集显示系统调试,再到简单的图像转换算法实现,从千兆以太网底层协议实现,到以太网图像传输实现。将一个个实用性强,知识点多的协议有机结合起来,实现一个实用的以太网图像传输系统。

适合对象:

适合本科生、研究生、工作了的电子信息、通信、机械电子等相关专业的学生或工程师学习。强调一点要是以自学为目的的群体。

不适合的对象:

1、火急火燎,想几天速成的。(也许世界上真有这样的高人能够带您几天速成FPGA吧,但是至少小梅哥没有这个能力)

2、走马观花,认为只要看了视频就能学会,不愿跟着课程安排练习的。(课程分享的是知识和经验,而开发FPGA需要的是编写代码、验证和调试的能力,如何把知识和经验转化为能力,没有捷径,就是练!练!练!练!)

3、承受力差,遇到困难不愿坚持,不愿钻研,不愿突破的。(FPGA学习本来就是有一个突破的瓶颈期,这个瓶颈期很难熬,往往一个小项目可能要花费整整几天的时间去调试,甚至重写,自学,本来就缺乏必要的外界约束,如果再没有毅力,没有挑战困难的勇气,那就真的很难学会了)。

4、项目需求,发现我们的系列教程中有部分刚好符合其项目需求的。(这类用户学习带有极强的目的性,只关心自己需要的,而对很多的基础内容和铺垫无暇顾及,从而导致前面的没有学,后面的很多知识点跟不上,与他项目相关的课程也消化不了)

师傅领进门,修行看个人。我们实地开培训班的时候,讲的内容都录制在视频里了,看视频自学和参加我们的线下培训班,听到的看到的都是完全相同的内容。培训的学员在一个集中的环境里,集中的时间内集中的学习,心无旁骛,所以7周过去,大家都学会了,能独立的编写代码并调试了。而线下自学的最难的也就是坚持和集中精力,所以,能不能学会,不是看教程有多好,而是看学习者的决心和毅力。

希望大家认真学习,有问题多多提问。


显示全部 ↓
推荐视频

    猜您喜欢

    推荐帖子

    485组网通讯时有时主机询问后,从机没有返回数据
    测试环境是一个485主机负责连续循环地向7个从机发送指令,主机发送指令后,收到从机的正确回复后,向下一个从机发送指令,依次循环,如果从机不返回数据,或收到的数据不正常,主机则会等上60s左右,才会发下一条指令。所有的数据都通过串口调试助手观察。485节点间用的是类似杜邦线的软线,长度不越过100cm.现在的问题是主机询问从机,过一段时间就会有某个从机不返回数据的情况,每个节点都有这样的情况。后来给
    hanwenli123 stm32/stm8
    为什么GPIO中有的Pin要设为Pull_Up/Pull_Down?
    如题,其中有的pin为输入pin,有的pin为输出pin,但是为什么要设置一些pin的属性为pull up或者为pull down,pull up/pull down到底是干吗用的?根据什么来设的呢,聆听各位大虾的教诲!!
    smjw9186 嵌入式系统
    TPS64200功率不够
    我用的TPS64200,电路参考的DATASHEET上的推荐电路,只是电感用的4.7uH,推荐值是10uH现在问题是电压没问题是3.3v,但电流最高只能输出30mA难道真的是电感的问题?
    xmrforever 模拟与混合信号
    跟夏老师学FPGA(2)verilog模块的种类和用途
    [flash]http://www.tudou.com/v/hel-KbrBaz0/v.swf[/flash]
    soso FPGA/CPLD
    告诉你多核DSP C6678分析L1P,L1D,L2 cache的方法
    [size=4]1.DSP.com/forum.php?mod=forumdisplay&fid=58" target="_blank" class="relatedlink">CCS5.2---Tools下的Prolife工具中,提供了L2,L1D的分析[/size][size=4][/size][size=4]2.对于L1 P \ccsv5\tools\compiler\C6000\doc下面
    Jacktang DSP 与 ARM 处理器
    国民技术 MCU M4 通用低功耗系列 N32L40x 产品资料
    N32L40x系列采用 32bit ARM Cortex-M4 内核,最高工作主频 64MHz,支持浮点运算和 DSP 指令,集成高达 128KB 嵌入式Flash,24KB SRAM,集成丰富的高性能模拟器件:内置 1 个 12bit 5Msps ADC,2 路独立轨到轨运算放大器,2 个高速比较器,1 个 1Msps 12bit DAC,支持多达 24 通道电容式触摸按键。集成多路 U (S)
    火辣西米秀 国产芯片交流

    推荐内容

    热门视频更多

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved