• 本课程为精品课,您可以登录eeworld继续观看:
  • Verilog HDL概述
  • 登录
课程介绍
相关标签: FPGA 电机 EDA
 EDA技术是指电子设计自动化(Electronic Design Automation)技术。它是以计算机为工作平台,融合应用电子技术、计算机技术、智能化技术最新成果的电子设计技术,广义上包括IC设计、电子电路设计、PCB设计和电子电路的仿真等。

本课程主要侧重在数字电子系统设计领域,可编程逻辑器件(如CPLD、FPGA)的应用。课程特点是通过典型实例开展教学,学习者通过模仿实例就可在短时间内快速掌握Verilog HDL语言、可编程逻辑器件的基本设计方法,从而在课程设计、毕业设计、科研中发挥作用,提升自身的实践动手能力、计算机应用能力和创新能力。

另外本课程还为广大学习者提供了工程实践案例“触摸屏弹球游戏设计”、“基于FPGA的永磁同步电机驱动控制系统”,给出了系统顶层方案及各个模块的设计方法,开拓学习者的视野,为深入地理解课程提供有力辅助。
显示全部 ↓
推荐视频

    猜您喜欢

    推荐帖子

    msp430f5529的P1.4和P1.5怎么产生pwm波。
    赠送的说明书上有标P1.5和1.4有pwm out但是我怎么写都没有波,相反说明书标P1.2和P1.3是 timer capture但是把IO口寄存器改为P1.2和P1.3,相应的io口就会产生pwm波了,怎么回事?
    one55 微控制器 MCU
    超级技术盛宴,精彩回顾:2017.9.25-2017.10.8
    [size=4]:lol大家双节假期玩的愉快呀~~我们又要回归工作生活了a ~、[/size][size=4][/size][size=4]赶紧来看看这半个月的技术盛宴,精彩好贴~~[/size][size=4][/size][size=4][color=#ff0000][b]精彩好贴推荐:[/b][/color][/size][size=4][color=#800080]CH554评测陆续出炉啦
    okhxyyo 能源基础设施
    逻辑电路设计经验[转]
    [规范很重要工作过的朋友肯定知道,公司里是很强调规范的,特别是对于大的设计(无论软件还是硬件),不按照规范走几乎是不可实现的。逻辑设计也是这样:如果不按规范做的话,过一个月后调试时发现有错,回头再看自己写的代码,估计很多信号功能都忘了,更不要说检错了;如果一个项目做了一半一个人走了,接班的估计得从头开始设计;如果需要在原来的版本基础上增加新功能,很可能也得从头来过,很难做到设计的可重用性。在逻辑方
    呱呱 单片机
    通电时供电电压会瞬间降低可能是什么问题
    用H型桥电路控制两个背靠背的LED发光PMOS作开关,VCCS限流两个LED间隔5ms交替发光,发光pulse为0.2ms问题现象:开通(开始发光)的瞬间,供电电压会急剧下降,只有1us长,形成向下的peaks,通路上其它点的信号会产生相应的向上或向下的peaks,这瞬间电流(2A)远超过允许范围(600mA),但之后的0,2ms里又回复正常了。不知道这些peaks会对电路产生哪些损害,至少信号是
    jelly_bessie 模拟电子
    PCI DMA驱动程序如何设置中断优先级!
    请问PCI DMA驱动程序可以设置中断优先级吗?该如何设置,请大侠们给个思路!
    saint 嵌入式系统
    Vista下用WorkBench编译任意一个工程都有sh.exe出错
    Vista下用WorkBench编译任意一个工程都会显示sh.exe出错,然后WorkBench就停止工作了,请问这是什么回事?
    嵌入式系统

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved