课程介绍

本课程由【开源骚客】团队提供,为《SDRAM那些事儿》第一季视频教程。本视频教程以实现对SDRAM的任意读写控制为主要内容,带领大家一起设计出一款专为自己定制的SDRAM控制器。内容充实,讲解细致,代码风格良好,每一步都符合科学的FPGA设计流程。

注:本教程以项目形式教学,不适合零基础的初学者

论坛:www.opensoc.cn

FPGA进阶视频:opensoc.taobao.com

推荐视频

    猜您喜欢

    推荐帖子

    红外接收头的相关疑问,牛人请指教!
    遥控是TC9012,它采用的38kHz的载波(一个载波周期35us),载波占空比1/3,经过调制后发送波形是9ms的引导码(前4.5ms由载波构成,后4.5ms是载波关断)和33bit的数据构成。比特1是0.56ms的载波和1.69ms的载波关断构成,比特0是0.56ms的载波和0.565ms的载波关断构成。按照遥控的说明1帧数据就应该包含4500÷35 +33×560÷35=656个下降沿。接收
    fly520 嵌入式系统
    实验室经验谈----什么样的示波器适合你?
    [table][tr][td][b]实验室,最常用的示波器,大家很熟悉了,但有谁知道示波器也有使用范围和使用方向的问题,比如数电,模电实验用的示波器常是低频的,在通信,高频实验室用的示波器才是频率很大的示波器,下面讲示波器的知识吧。[/b][b]什么样的示波器适合你?[/b][/td][/tr][tr][td]   [align=left]示波器自从问世以来,它一直是最重要、最常用的电子测试仪器之
    水牛 测试/测量
    David_Lee 我那个跑马灯程序要你如何优化??
    请全盘脱出好不??我晚上自己回味下,,,最好你写个完整的....麻烦
    硬制合金 单片机
    【讨论】关于MSP430的延时问题
    在做片选或是别的问题的时候遇到过延时问题。我用的是for (s=0;s50;s++); 或for (s=0;s50;s++){。。。。}我想问的是这个时间间隔怎么 来算,不用定时器,就只是一个简单的时间延时谢谢!!
    fld5566 微控制器 MCU
    STM32F4使用MDK5更新最新版的ARM::CMSIS编译遇到问题
    新建一个工程,在Options for Target中的C/C++的Define中加入ARM_MATH_CM4 __FPU_PRESENT=1启用FPU然后使用arm_math.h库中的任何一个有关浮点运算的方法都会报下边的错误[code] arm_max_f32.o attributes are not compatible with the provided cpu and fpu attri
    littleshrimp stm32/stm8

    推荐文章

    开启工业4.0:集成EtherCAT和莱迪思FPGA实现高级自动化 2025年05月22日
    随着工业领域向实现工业4.0的目标不断迈进,市场对具备弹性连接、低功耗、高性能和强大安全性的系统需求与日俱增。 然而,实施数字化转型并非总是一帆风顺。企业必须在现有环境中集成这些先进系统,同时应对软件孤岛、互联网时代前的老旧设备以及根深蒂固的工作流程等挑战。它们需要能够在这些限制条件下有针对性地应用高性能软硬件的解决方案。 了解EtherCAT EtherCA...
    未来值得关注的网络安全趋势和技术 2025年05月21日
    网络安全最佳实践可能随时发生变化。为了帮助我们的客户跟上这一瞬息万变的领域,莱迪思定期举办安全研讨会,组织安全和FPGA专家深入探讨通信、计算、工业、汽车和消费市场的最新安全趋势、法规和实施。我们的目标是提供安全领域相关的见解、真实的市场信号以及对今后发展的认识,这对于正在构建、部署或管理可信系统的开发者尤其重要。 在最新的安全研讨会上,莱迪思安全专家全面概述了CES、...
    Microchip推出成本优化的高性能PolarFire® Core FPGA 和 SoC产品 2025年05月21日
    PolarFire Core 器件价格降低30%,同时保留了经典 PolarFire系列市场领先的能效、安全性和可靠性 当前市场中,物料清单(BOM)成本持续攀升,开发者需在性能和预算间实现优化。鉴于中端FPGA市场很大一部分无需集成串行收发器,Microchip Technology Inc.(微芯科技公司)正式发布PolarFire® Core现场可编程门阵列(FP...
    基于FPGA状态机和片上总线的CompactPCI异步串口板设计方案 2025年05月19日
      摘要:首先简要介绍了CompactPCI异步串口板的通常设计方法,并且提出了这些方法的不足之处,重点阐述了基于FPGA状态机和片上总线的新设计方案,以及该方案的技术优势,随后公布了基于该方案的异步串口板达到的性能指标。通过比较有关应答延迟的试验数据,提出了基于FPGA状态机和基于DSP处理器的异步串口板卡存在明显的处理速度差异问题,并基于两种设计方案,解释了形成差异的原因...

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved