• 本课程为精品课,您可以登录eeworld继续观看:
  • 写回作废监听一致性协议
  • 登录
课程介绍
相关标签: 体系结构
“计算机系统结构”是计算机科学与技术一级学科的核心专业课程,具有内容抽象、内容发展变化快、知识结构变化快、与技术工程结合紧密等特点,在计算机科学与技术学科系列课程中对培养学生水平和质量起到重要作用。课程强调从“总体结构、量化分析”角度研究计算机系统,掌握计算机体系结构的基本概念和发展历程、计算机系统性能量化分析方法、典型指令系统的设计方法、指令流水线的体系结构和性能优化方法、存储层次结构以及Cache设计和性能优化方法,了解输入输出系统性能和可靠性优化方法、多处理机系统和集群系统体系结构、当前主流新型计算机体系结构的关键技术和影响主要因素等主要内容。详细讨论计算机系统结构定量、定性的分析方法、设计方法和研究方法。课程着力加深学生对“系统全局”的认知能力,有效增强学生计算机系统的设计、优化、评估能力,强调平衡和折中的系统设计核心理念和量化思考方式。课程主要教学内容基础性和先进性并重,与复杂工程问题特征相呼应,通过掌握分析问题、建立抽象模型、模型分析和优化的思考方法,培养学生具有计算机系统复杂工程构建过程的能力。

推荐视频

    猜您喜欢

    推荐帖子

    ccs v5
    [i=s] 本帖最后由 paulhyde 于 2014-9-15 03:17 编辑 [/i]ccs v5新建ccs project时出现No build-tools are currently installed for this device-family. Please install the build-tools before creating a project for this dev
    978415657 电子竞赛
    CE6的内核大小是否有限制呀?
    先介绍我的OSXIP的内核TINNK.bin 4957KBNK.bin46450KBXIP.bin51408KB内存给TINK分配了7M RAM最后还剩44.75M现在我就找到的规律就是 只要XIP.BIN大于50M 系统启动到一个地方就不动了 小于50M就可以run-time image can be larger than 32 MB 这个我也是选上了的有了解这方面的兄弟不 请多指教
    sjhlhj 嵌入式系统
    DSP硬件设计的几个注意事项
    数字信号处理芯片(DSP) 具有高性能的CPU(时钟性能超过100MHZ)和高速先进外围设备,通过CMOS处理技术,DSP芯片的功耗越来越低。这些巨大的进步增加了DSP电路板设计的复杂性,并且同简单的数字电路设计相比较,面临更多相似的问题。  以下是DSP硬件设计的一些注意事项,各位同仁可以参考。  时钟电路选择原则  1,系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片;2,单一时钟信号时
    Aguilera DSP 与 ARM 处理器
    STC51单片机中断技术比实际多咋办
    求教高手看下我这个51中断计数问题;磁开关快速通过磁铁基本正常,慢了就会多记;程序如下。#include#include//volatileunsigned int count=0;sbit key=P3^2;//延时函数void delayms(unsigned int xms){unsigned int i,j;for(i=xms;i>0;i--)//i=xms即延时约xms毫秒for(j=1
    yangxf1217 51单片机

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved