• 本课程为精品课,您可以登录eeworld继续观看:
  • MoLink模组实验
  • 登录
课程介绍
相关标签: RTOS
该课程是正点原子手把手教你学Linux系列课程之 STM32MP157异核通信开发,该课程配套开发板为正点原子STM32MP157开发板。STM32MP157属于多核异构,其中Cortex-A7跑Linux操作系统,Cortex-M4跑裸机,本课程介绍Cortex-A7和Cortex-M4之间如何实现核间通信。

推荐视频

    猜您喜欢

    推荐帖子

    stm32 v3.5库中stm32f10x_it.c入口地址函数怎么少了?
    /** ****************************************************************************** * @fileProject/STM32F10x_StdPeriph_Template/stm32f10x_it.c * @author MCD Application Team * @version V3.5.0 * @date08
    xulongcheng2008 stm32/stm8
    PCM1801
    我现在做音、视频信号的采集压缩,请教各位大侠:pcm1801的三个时钟信号从何处取得,之间如何匹配同步?我的想法是,时钟信号由施密特反相触发器来实现,在触发器的输入和输出端接一个电阻,输入端接一个电容到地,利用自激振荡的原理,调节RC的大小控制频率的大小。至于三个时钟信号要实现同步,是否可利用一块74HC14的六输入六输出的施密特反相器来实现同步?不知以上设想是否能够实现,如果不能,请求指点明路多
    sunnyzeng1 嵌入式系统
    FPGA对MCP2515的应用
    [table=98%][tr][td][float=right][/float]各位学长、大神好,学弟现在在做[url=https://bbs.eeworld.com.cn/forum-12-1.html]fpga[/url]的毕设课题,涉及到利用MCP2515的SPI口转CAN通讯,从而实现两个FPGA的数据通信。有大神做过这方面的应用嘛?求一份最好是VHDL的例程?[url=mailto:zh
    张子铭 FPGA/CPLD
    U盘进水了应该怎么处理,为什么?
    [p=22, null, left][size=3]那天听说[url=home.php?mod=space&uid=536508]@okhxyyo[/url] 的U盘进水了很着急,看到大家给出的主意就想搞清为什么要这样做,这样做的原理是什么,这不,在网上找到了这个:[/size][/p][p=22, null, left][size=3][/size][/p][p=22, null, left][
    eric_wang 聊聊、笑笑、闹闹
    MSP430用户手册中Timer0_A3信号接线问题
    比如输入引脚编号和输出引脚编号P1.1-3什么意思
    fdjk 微控制器 MCU
    PCB元器件封装中如何按实际距离放置焊盘
    请问下如何在PCB元器件封装中如何按实际距离放置焊盘,就像在CAD中画线一样?谢谢
    chenxp2010 PCB设计

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved