课程介绍
相关标签: TI DVSDK
数字视频软件开发套件(DVSDK)简介
显示全部 ↓
推荐视频

    用户评论

    暂时无评论

    猜您喜欢

    推荐帖子

    开关电容低通滤波器的设计
    [align=left][font=Verdana][size=3][color=#000000]为了滤除信号中掺杂的高频噪声,设计一种六阶级联式开关电容低通滤波器,以数据采样技术代替传统有源RC滤波器中的大电阻,有利于电路的大规模集成。滤波器由双二阶子电路级联而成,电路中的电容值利用动态定标技术计算确定。用Hspice进行仿真验证,结果表明:开关电容低通滤波器能较好地时信号进行整形,其频率特性符
    fish001 模拟与混合信号
    CE5.0系统从NAND启动,系统起不来,串口显示“stepldr ldr”
    环境:64M NAND+64MSDRAMWINCE 5.0我将LOGO转化为二进制文件,[color=#FF0000]通过JTAG烧写到NAND的第9~15块,其中(第0块为stepldr,1为TOC,2~8为EBOOT,第20开始是MBR),[/color]系统能正常显示并起来,但是当我插上短路帽从NAND启动的时候,发现系统起不来,串口显示“stepldr ldr”于是我重新更新 stepld
    jclhp 嵌入式系统
    外企公司招聘硬件工程师
    要求:1、有通讯公司或电信公司行业工作背景;2、熟悉FPGA,高速电路和信号设计、路由器、基站;3、3-5年工作经验。英语良好。有需要请发Email至:carol.gao@iSearch-consultant.com.cn或电话:13910215642
    beyondaymk 嵌入式系统
    quartus ii 里在哪里看程序跑的速度是多少呢?
    我是一名FPGA初学者,最近在论坛上大家都在谈论程序跑的速度,随后我也去看了看 但是就是不知道在quartus ii 里怎么去看?所以在此向各位请教,有quartus ii的歩骤更好 谢谢了哈
    shan_99 FPGA/CPLD
    AD8367AGC电路问题
    我照着AD8367数据手册上的电路用覆铜板做了一个AGC电路,实测发现在频率固定不变的时候改变输入信号的幅值,输出是可以保持不变的,但是当保持输入幅值不变而改变输入信号频率时,按理输出不是也应该保持不变吗?但是实测输入在1M到60M的时候输出幅值变化很大,AD8367带宽有500M,按理应该不会有这种情况吧,这是怎么回事?求指教
    1808345151 模拟电子
    华为生产计划手册,看到有人需要
    【资料名称】:华为生产计划手册'|:S:A'j$y;`"dxmscbsc 移动通信论坛拥有30万通信专业人员,超过50万份GSM/3G等通信技术资料,是国内领先专注于通信技术和通信人生活的社区。;A#K3^9o8R3L%F.{4h#`【资料作者】:华为移动通信,通信工程师的家园,通信人才,求职招聘,网络优化,通信工程,出差住宿,通信企业黑名单,u:Y)r.r9A#K2k|国内领先的通信技术论坛)u
    gina RF/无线

    推荐内容

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved