RF PLL和合成器中的 关键参数和规格

+荐课 提问/讨论 评论 收藏
  • 本课程为精品课,您可以登录eeworld继续观看:
  • RF PLL和合成器中的 关键参数和规格
  • 登录
大家好,欢迎观看TI 高精度实验室 — RF PLL 和合成器中的 关键参数和规格。 在本视频中,我们将讨论 这些关键参数和规范的定义 以及如何在实际设计中使用它们。 了解这些关键性能参数 对顺利完成PLL 设计 大有帮助。 在讨论关键参数和规范之前, 让我们快速回顾一下 PLL。 首先,锁相环系统中的环路在哪里? 环路在这里。 因此,大多数关键参数与 N 分频器、VCO、相位检测器频率 和环路滤波器有关。 第二个问题:什么需要锁相? PLL 的目的是使 R 分频器的信号 和 N 分频器的反馈信号 实现相位一致。 好,最后一个问题。 如何使用PLL 合成器? 我们需要怎么做? 我们只需精心设计 环路滤波器,以满足系统相位噪声、 锁定时间和杂散要求。 为了实现这个目标,我们需要了解 PLL 合成器的关键参数和 规范。 它们是相位检测器频率 FPD、 电荷泵电流、VCO 增益、PLL 和 VCO 噪声、杂散 以及锁定时间。 在 TI.com 上,我们提供了Clock Architect 在线工具, 它可以帮助您找到整个系统时钟解决方案 以及环路滤波器的设计和仿真。 如果您无法访问互联网,也不用担心。 Platinum Sim是一个脱机工具, 也可以为您提供帮助。 我们先来看看PLL 服务噪声。 我们先来看看PLL 服务噪声。 PLL 有三个主要噪声源: 闪烁噪声,有时也称为 1/f 噪声, 因为它的噪声功率与频率 成反比。 下一个主要噪声源是 PLL 本底噪声 即品质因数 FOM。 大家了解到的名称可能是平坦噪声, 因为从图中可以看出, 它的频率响应是一条平坦的线。 这两种噪声源的源数据 通常可以在数据表中找到。 通常,1/f 噪声和品质因数 分别优于-120dBc/Hz 和-230dBc/Hz。 这两个噪声源基本上 决定了PLL 的性能, 但它们是不可配置的。 最后一个噪声源来自PLL N 分频器。 N 分频器将使本底噪声增加约 20 log N。 这是小数 NPLL更受欢迎的原因 之一。 使用小数 N 时,可以灵活地 使用较小的 N 值。 当所有这些噪声源相加后, 我们便得到了 PLL 带内噪声。 请注意,此处展示的示例数据 不包括环路滤波器的频率响应。 PLL 中的相位检测器 以等于参考时钟频率除以 R 的速率工作。 相位检测器比较来自 R 分频器和 N 分频器的信号的相位, 然后生成一个误差信号并发送至电荷泵。 R 分频器信号的上升沿 触发相位比较。 请记住,我们曾在前面说过 需要一个较小的N 分频器值, 因为这样可以减少 PLL 带内噪声。 为了实现这个目标,我们应该将相位检测器频率 设置得更高。 我们应该使用更高频率的参考时钟, 甚至绕过 R 分频器。 当今大多数现代 PLL在 R 分频器的前面 都有一个参考时钟倍频器。 在没有更高频率参考时钟的情况下, 倍频器可以帮助将相位检测器频率 提高到更高。 相位检测器之后是电荷泵。 每次接通时,电荷泵 将吸收或提供恒定电流。 虽然该电流幅度是一个常数, 但开通时间是一个变量,并且取决于 R 分频器信号和 N 分频器信号之间的 相位差。 因此,这是一种脉宽调制操作。 电荷泵电流通常可以通过软件 按几个不同的步骤进行配置, 每个步骤大约在100 微安至几毫安之间, 具体取决于器件。 为了获得较大的环路带宽,需要更高的电流。 较小的电流可以减少相位检测器的杂散。 在某些情况下,可以有意设置较小的电流, 以便在相同的环路带宽下, 可以在环路滤波器中使用较小的电容器值。 此图显示了典型的 LC 谐振振荡器。 可变电容二极管 (最常用的名称是变容二极管) 被用来构成谐振电路的一部分。 因此,振荡器频率是可调的。 PLL 系统中的环路滤波器将电荷泵的 电流源转换为电压源。 此电压将施加到VCO 中的导向二极管, 可使 VCO 频率改变 ±10%-15%。 为了支持更大的调谐范围, 现代 PLL 合成器通常 在单个芯片上使用多个 VCO。 VCO 或 KVCO量化 VCO 频率变化与我们调整的施加控制电压 之间的比率。。 由于变容二极管的特性不是线性的, 因此 KVCO 可以在最低和最高 VCO 频率之间 变化。 典型的 KVCO 值可以在每伏几 MHz 到 100MHz之间变化, 具体取决于VCO 架构中的器件 以及所处的输出频率。 VCO 相位噪声在PLL 系统中起着重要作用。 它会影响闭环远端相位噪声。 如果将 VCO 用作无线电接收器的 本地振荡器,则远端相位噪声 将影响接收器性能, 例如相邻信道的选择性、相互混合、 阻止性能等。 振荡器的 Q 系数决定其相位噪声。 Q 越高,相位噪声越高。 我们将相位噪声定义为载波与 以 1Hz 带宽归一化的偏移 之间的单边带功率差。 相位噪声以 Hz 偏移处的 dBc/Hz 数表示。 在讨论相位噪声时, 指定 VCO 频率很重要。 我们不能直接频率不同的 两个 VCO 的相位噪声。 例如,在 2.1GHz 载波上的 100KHz 偏移处,相位噪声为 -121dBc/Hz。 杂散是不需要的信号,与载波一起 以规则的间隔出现。 杂散会影响系统性能, 并可能导致违反有关辐射的 法规要求。 我们来快速了解一下有哪些杂散。 相位检测器杂散,顾名思义, 它是由相位检测器产生的。 小数杂散是只有小数 NPLL 才有。 杂散频率等于N 分频器的 小数部分乘以相位检测器频率。 有些情况下,次小数杂散 可能大于小数杂散。 次小数杂散出现在 小数杂散频率的1/2 或 1/4 处。 相位检测器杂散和小数杂散 是 PLL 产生的,因此,从理论上讲, 可以通过调整环路参数或环路带宽行为 来改善它们。 串扰杂散有些棘手, 不易处理。 其中一个原因是 杂散通常接近载波。 另一个原因是串扰的程度 不可预测。 杂散是 RF 合成器设计中的一个深层主题。 在这些多种类型的杂散中,通常可以通过设计 更轻松地管理相位检测器杂散。 串扰路径包括 相位检测器与输出、 参考时钟与输出以及 参考时钟与 VCO 之间的串扰。 通常,在这些许多类型的杂散中, 最好将杂散保持在 -70 或 -80dBc 以下。 杂散是一个深层主题。 我们将在另一个培训视频中 更详细地讨论杂散。 在闭环环境中, 当我们更改 VCO频率时, 环路需要一些时间才能稳定到新的频率。 这种过渡称为锁定时间。 锁定时间有快有慢,具体取决于 PLL 环路带宽。 通常,较宽的环路带宽 会减少锁定时间。 锁定时间可以估计为 4 除以环路带宽。 例如,如果环路带宽为 1KHz, 则锁定时间约等于 4 毫秒。 我们已经介绍完了RF PLL 合成器中的 关键参数。 接下来,我们来了解如何将它们应用到环路滤波器 设计中。 此处显示的是离线设计工具 PLLATINUMSIM 的界面。 对于给定的 VCO 频率,所选的相位检测器频率 将确定 N 分频器值。 我们在前面介绍过,为了减小 PLL 中的噪声,需要较小的 N。 尽管现代合成器电荷泵增益 通常是可配置的,但电荷泵电流 可用于寻找正确的无源环路滤波器 组件值。 计算环路滤波器组件时还需要 VCO 增益。 但是,与电荷泵增益不同,VCO 增益 无法由最终用户控制。 它基本上由 VCO 架构决定。 环路滤波器设计中不需要 VCO 相位噪声, 但是需要通过它来找出 整个闭环PLL 相位噪声。 闭环 PLL 系统的远端相位噪声 通常由VCO 相位噪声确定。 我们可以上传VCO 噪声配置文件, 以此增强同化效果。 相反,PLL 噪声将决定 近端相位噪声。 现在我们已经了解了关键参数在环路滤波器 设计中的应用。 本视频到此结束。 谢谢观看。 我们设置了一个包含五个问题的简单测验, 请完成该测验,检验您对视频内容的理解程度。 如果您需要有关TI 时钟和计时产品的 更多信息,请访问 TI.com/clocks。 第一个问题的答案是“错误”。 VCO 相位噪声决定闭环的 远端相位噪声? 这种说法不正确。 第二个问题的答案是“正确”。 这就是小数 N 比整数 N 更受欢迎的原因, 因为小数 N 可以使 N 分频器更小。 相位检测器通常由 R 分频器的 上升沿触发。 因此,一般而言,参考时钟的占空比 并不是很重要。 电荷泵的开通时间 第一个问题的答案是“错误”。 VCO 相位噪声决定闭环的 远端相位噪声。 第二个问题的答案是“正确”。 它将增加 PLL 噪声。 这就是为什么小数 N 会有所帮助, 因为它会减小 N 值。 第三个问题的答案是“错误”。 通常,相位检测器由 R 分频器的 上升沿触发。 因此,参考时钟的占空比 并不是很重要。 电荷泵的开通时间 电荷泵的开通时间与 R 和 N 分频器的 相位差成正比。 当它很小时,电荷泵将仅 开通很少的时间。 相位检测器杂散频率 是可预测的,因为它们等于相位检测器 频率。 因此,最后一个问题的答案是“错误”。
课程介绍 共计7课时,1小时5分43秒

[高精度实验室] 时钟和计时

时钟 高精度实验室 时序 计时

Clock and timing can cover a lot of system use cases, but how does one know which clock IC is the best fit? This introductory training module provides an overview of the applications and system use cases for different clock and timing functions.

推荐帖子

CPU卡程序设计实例的上、下电
1.1 CPU卡上电程序 /******************************************* 函数名称:CardPowerUp 函数功能:卡上电 输入参数:无 输出参数:无 描述:复位过程:先加VCC,200个时钟周期内加CLK,之后,SDA应在CLK加上后的 200个时钟周期内被置于接收状态,CLK加上后...
Aguilera 微控制器 MCU
求助;F28027 Bootloader相关问题
我用的芯片是f28027,现在想通过Bootloader去加载我的应用程序,请问我的应用程序该修改哪些地方?怎么修改? 目前只知道修改f28027f.cmd文件中的一个地址,如下图: 只修改这个地址,我用out2sciprog.exe通过.out文件生成出的.sciprog文件不对,里面只有一行内容!而且会多生成出一个xxx.a10文件。我觉得这跟.cmd文件中MEMORY分配有关,求大牛...
abcabc 微控制器 MCU
【米尔-TI AM62x开发板-试用评测】3.基本功能测试
# 【米尔-TI AM62x开发板-试用评测】3.基本功能测试 笔者手中拿到的是厂商邮寄过来的 **MYD-6231** 板卡,**ARM** 处理器规格 **AM6231,1*Cortex-A53@1GHz+Cortex-M4F@400MHz** ## 镜像烧录 首先将网盘下载的镜像解压 ```bash xz -dk myir-image-full-myd-am62x.wic.xz ...
paope TI技术论坛
mp430F5529LP 入门修炼(2)----久违的led
终于开始了程序之旅 从网上搜来一大票资料,一步步走。 参考教程来一步下学习 利用CCSV5.1自带的430ware的强大资源库学习MSP430 https://bbs.eeworld.com.cn/forum ... a=page%3D1%26filter %3Dtypeid%26typeid%3D186 网上各种资料,真是考验搜集能力。。。 懵懂懂懂中,开始着最初的LED灯。。 ...
星星点点sss 微控制器 MCU

天天1

关于时钟、锁相环讲解的还可以

2020年12月28日 15:31:13

54chenjq

Clock and timing can cover a lot of system use cases, but how does one know which clock IC is the best fit? This introductory training module provides an overview of the applications and system use cases for different clock and timing functions.

2020年09月13日 01:14:00

luck_gfb

讲解非常详细,认真学习。

2020年09月09日 16:04:26

htwdb

[高精度实验室] 时钟和计时

2020年09月04日 10:07:45

ddgkss

时钟计时,学习Ing。

2020年09月03日 20:48:06

pol666

时钟计时,学习Ing。

2020年08月24日 14:59:58

hellokt43

[高精度实验室] 时钟和计时

2020年07月30日 11:27:40

大明58

[高精度实验室] 时钟和计时

2020年07月30日 11:01:48

06010601

Frequency Planning

2020年07月29日 21:12:13

分享到X
微博
QQ
QQ空间
微信

EEWorld订阅号

EEWorld服务号

汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新文章 手机版

站点相关: EEWORLD首页 EE大学堂 论坛 下载中心 Datasheet 活动专区 博客

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved