推荐视频

    猜您喜欢

    推荐帖子

    用伟福V8仿真器仿真通过的程序为什么烧片后不正常工作
    各位高手您好:我用伟福V8L配H8X5X仿真头,仿AT89C2051,用汇编语言编了一个通过串行通讯设置分频系数,用T0定时器工作在自动重装方式下工作,定期检测编码器输入状态,并根据分频系数输出脉冲。用仿真器调试并运行通过,写片后发现,不能正常输出脉冲,经检查,串行通讯程序执行正常,问题可能是出在等待定时器TF0时,没有等到TF0=1,没有执行定期采集处理程序造成。而用仿真头运行时一切正常,请各位
    huli19820119 嵌入式系统
    求教关于RTC驱动的问题
    小弟菜鸟刚刚接触这块,遇见个不解的问题希望老鸟们帮忙。驱动相关代码:static int RTC_read(struct file *filp,char __user *buff,size_t count,loff_t *offp){int hour,min,sec;wait_event_interruptible(wq,flag); //在此处进入休眠,等待中断唤醒hour=num_from_B
    openwolrd 嵌入式系统
    max16832的电流稳定
    我申请了一个max16832的evkit,驱动电流原厂设定的是2/3A,我的led是亿光的普通的2835,VF=3V,使用的是3串18并。电源是12v。但是实际使用中,pwm控制端直接接高电平,上电后我的电源电压被拉低到了11v,led两端的电压是9.6v,通过led的电流是440mA。我提高输入的电压,会慢慢增加到660mA,但是led的VF会增加到10.5v。为什么芯片在12v的时候并不能达到
    麻袋 LED专区
    基于状态机和流水线技术的3DES加密算法及其FPGA设计
    [b]摘要: [/b]介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术,使得在面积和速度上达到最佳优化;添加了输入和输出接口的设计以增强该算法应用的灵活性。各模块均用硬件描述语言实现,最终下载到FPGA芯片Stratix EP1S25F780C5中。[b]关键词: [/b]状态机 流水线 3DFS FPGA随着网络的快速发展,信息安全越来越引起人们的关注。
    songbo FPGA/CPLD
    【转帖】一文读懂ESD, 都是干货
    [align=left][color=rgb(25, 25, 25)][font=&quot]静电放电(ESD: Electrostatic Discharge),应该是造成所有电子元器件或集成电路系统造成过度电应力(EOS: Electrical Over Stress)破坏的主要元凶。因为静电通常瞬间电压非常高(>几千伏),所以这种损伤是毁灭性和永久性的,会造成电路直接烧毁。所以预防静电损伤是
    皇华Ameya360 电源技术
    今年搞不好小车题会是走迷宫哦
    [i=s] 本帖最后由 paulhyde 于 2014-9-15 08:58 编辑 [/i]今年搞不好小车题会是走迷宫哦,根据所给材料分析,小车走迷宫的可能性比较大。
    Yound 电子竞赛

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved