- 本课程为精品课,您可以登录eeworld继续观看:
- 08-字典
- 登录
- 时长:14分0秒
- 日期:2018/01/25
- 收藏视频
- 上传者:hydralisk
- 去评论
推荐帖子
-
使用ADuC702x系列实现计数器
- ADuC702x系列的输出端有一个片内可编程逻辑阵列,它由16个带触发器的门电路组成。该胶连逻辑可以用于实现不同的功能。本应用笔记说明如何实现一个3位计数器,但同样的原理也适用于简单序列产生。更多设计资料>>
-
雨中
ADI 工业技术
-
EVC 调试慢的问题
- EVC4.0+SP4+PPC2003+PPC2003SECHS每次单步调试很慢,一条语句运行要等上20多秒!各位知不知道EVC4单步调试非常慢的原因吗,帮忙分析下?谢谢!
-
markov
嵌入式系统
-
基于LM324的放大电路
- [i=s] 本帖最后由 paulhyde 于 2014-9-15 09:30 编辑 [/i]如题放大倍数要在500倍左右,最好能给出运用方程,谢谢
-
476347130
电子竞赛
-
如何使用CPLD采集异步信号
- 场景:使用CPLD对一路串行数据进行解码,该数据没有随路时钟,频率固定但单bit相位不同,但恒定我的想法:想要实现多时钟域采集异步信号,从外部引入一个与解码数据成倍数频率的时钟,利用这个外部时钟进行寄存两拍实现同步,但是不能同步,有些地方数据会产生错误,寄存两拍后的数据可能过长或过短,怀疑可能是亚稳态以及相位不匹配造成的,但是想不到解决办法,以及同步信号后去解码数据在时钟沿去匹配解码数据时产生亚稳
-
XCXBD
FPGA/CPLD
-
请求关于LF2407A ad转换的问题
- 小弟初学dsp在做直接电机的PWM控制 其中电流反馈用到了ad转换程序中用事件管理器A的定时器1的周期中断启动ad转换程序已经可以进入中断我只设了一个转换通道但是每次采样读数都是0可能是什么样的问题啊程序在下面.INCLUDE\LF2407.H\.include\vector.h\.DEF _c_int0;-----------------------------------以下定义变量合常数--
-
tvn
微控制器 MCU
完成课时学习+分/次