课程介绍
相关标签: h265 IP
H.265 Video Encoder IP Core 是开源的H.265硬件视频编码器,实现了H.265(或叫HEVC)的大部分功能。它由复旦大学专用集成电路与系统国家重点实验室(State Key Lab of ASIC & System,Fudan University)视频图像处理实验室(VIP Lab)范益波教授研究团队开发完成,并开放源代码。任何组织个人可以无偿使用上述代码用于研究和生产目的,VIP Lab将会持续更新并维护H.265硬件视频编码器的开发。
显示全部 ↓
换一批猜你喜欢

推荐帖子

MSP430F147单片机软核使用
        2013年6月份,我对用FPGA验证CPU模型产生了兴趣,第一次接触FPGA是在2010年,当时刚会使用51单片机,在学FPGA的过程中,就会以单片机的思维去理解FPGA的开发过程,并且总是把verilog HDL当做C语言来使用,自然会有很多无法理解的问题出现,后来在自己坚持不懈的努力下,在verilog方面算是入门了。...
Tiy FPGA/CPLD
哈哈,超级高兴,老大表扬我喽!!
近来公司网络很不稳定,时不时出现所有人不能上网的现象,我在其中一台电脑上装上了赛门铁克的网络安全特警NIS2007,马上2007就发现了一个ARP病毒,我把所有的电脑都装上了NIS2007,老大很高兴,当即批准购买8套正版NIS2007。...
liumapple 嵌入式系统
用ISE13.3自带的综合工具XST分别在器件Virtex5和virtex6上综合后仿真结果不同
我用的是ISE13.3版本,综合工具为XST,器件选择为viertex5时,综合后仿真结果正确,可是换做Virtex6器件后,综合后仿真的结果就全出错了。上网查说是代码写的不严谨,不规范,说是产生锁存器等原因,或者有竞争冒险等。可是看着代码挺正常的。那位同学知道这情况,谢谢啦。...
lyhrcm FPGA/CPLD
time_limited.sof
用DSP_builder完成的工程,quartus编译时为什么产生的是time_limited.sof文件?该怎样解决?破解都是没问题的...
eeleader-mcu FPGA/CPLD

用户评论

战斗的青春岁月
这个IP的代码全部是逻辑搭建的吗,在Xilinx的FPGA上不要调用软核也能运行吗,谢谢。
2020年02月11日 15:37:36回复|()
战斗的青春岁月
开源代码在哪里可以下载
2020年02月11日 11:25:36回复|()

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

站点相关: 汽车电子 智能硬件

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved