• 本课程为精品课,您可以登录eeworld继续观看:
  • Poll设备方法
  • 登录
课程介绍
相关标签: Linux 字符设备 块设备
arm linux系统驱动开发,移植,真实项目实例讲解
显示全部 ↓
推荐视频

    用户评论

    暂时无评论

    猜您喜欢

    推荐帖子

    怎么知道一个电路中的二极管,需要选多大的功耗?
    没有指特定电路,只是研究到二极管的参数,发现功耗(Power Dissipation)这个参数,好像都是1W左右,假设一个防反接电路,是10V1A,用的SS14,电流电压参数都没问题,那这个功耗参数是什么作用的?
    sky999 PCB设计
    西门子 S7-300 PLC 从入门到精通的100个经典问题及解答
    1:使用CPU 315F和ET 200S时应如何避免出现“通讯故障”消息? 使用CPU S7 315F, ET 200S以及故障安全DI/DO模块,那么您将调用OB35 的故障安全程序。而且,您已经接受所有监控时间的默认设置值,并且愿意接收“通讯故障”消息。 OB 35 默认设置为100毫秒。您已经将F I/O模块的F监控时间设定为100毫秒,因此至少每100毫秒要寻址一次I/O模块。但是由于每1
    eeleader 工控电子
    英特尔FPGA 2019工程师应用视频
    2019季英特尔FPGA工程师应用视频!内容主要聚焦FPGA工程师们的烦恼,手把手教大家如何解决一些普遍的问题以及传授小技巧。来看看这季都有哪些议题吧:在 quartus prime pro 中使用空白分区创建黑盒如何修复与异步复位相关的恢复时序混乱问题在 stratix 10 soc fpga 上运行 u-boot 脚本如何在arria 10 hard ip pci express中执行完好性检
    EE大学堂 大学堂专版
    急急!FPGA的JTAG口一直不正常!
    新做的板子,用的alterad cyclone iii,芯片只要刚焊上去,JTAG口的TCK就跟GND短路,程序下不进去。网上说只要TCK、TMS、TDI、TDO任何一个引脚与地短路就说明JTAG口坏掉了。但是,芯片才刚焊上去啊?哪位大神有过类似的经验没有,求指导啊!:puzzle:
    lijinhua1990 FPGA/CPLD
    请教高频的低通滤波器的设计
    小弟想做一个信号源,用DDS做,在输出滤波时遇到了一些问题,由于实验条件有限,没法做实物的仿真,只能软件模拟。发现ADI给出的标准120MHz低通滤波器的幅频曲线异常(使用Multisim2001仿真),我自己用faisyn设计了几个,也有不少的问题。参数如下输出频率:0-50MHz。参考频率:125MHz。想用有源的低通滤波器,主要是滤掉125MHz的频率,好不好实现?该选用什么运放?能不能做成
    linda_xia 模拟电子
    测频率
    如果有个80M的正弦波,在未知频率的情况下,怎么测得频率?
    20151997 电子竞赛

    推荐内容

    热门视频更多

    可能感兴趣器件

    EEWorld订阅号

    EEWorld服务号

    汽车开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved