课程介绍
相关标签: 并行计算
并行计算是并行算法类教学体系中的核心内容之一,它是处于并行算法类教学体系中的算法应用基础层次,是面向计算机专业本科高年级学生或从事计算科学的研究生的,是为了适应高性能计算机迅速发展的形势,满足国家培养面向21世纪高科技人才之需求。为此本课程在内容体系上力求有所创新,而在遵循课程自身学科性、系统性和完整性的同时,应充分考虑不同应用领域在并行计算机上求解大型科学工程问题的需求,将并行机体系结构、并行数值计算、并行算法和并行编程等课程的内容有机的整合在一起,在国内形成一门新型的并行计算课程。
推荐视频

    猜您喜欢

    推荐帖子

    几张图让你轻松理解DDR的串扰
    高速先生原创文 | 黄刚让你评估高速串行信号的串扰,你会说它们的串扰在-40db以下,没什么影响。但是如果让你评估像DDR这种并行信号的串扰,你说DQ0和DQ1的串扰-30db,DQ1和DQ2的串扰-25db,DQ2和DQ3的串扰你慢慢数,我先走了。根据以往的经验,今天大家都会怀着无比沉重的心情来到公司上班,高速先生也表示深深的理解哈,所以今天的文章是非常的简洁而形象的,以便满足大家今天不想多动脑
    yvonneGan PCB设计
    关于MSP430的VLO一些说明
    VLO是MSP430内部超低功耗低频振荡器,这个时钟源在MSP430的1xx系列里面是根本没有的,在2系列里面就已经出现了,目前G2系列的MSP430中也基本都有这个模块。这个振荡器根据使用方法,应该在设计目的上是用来取代32768Hz的晶振的,这样可以省掉一个晶体的物料费用。大家都知道一般的RC振荡器随着稳度的变化,频率都会漂移。在半导体的内部也没办法集成一个晶振进去,所以VLO也无法避免的存在
    wstt 微控制器 MCU
    怎么改变协议栈中最小的时间识别
    我需要识别时间为0.5ms,就是时间增量最大要为0.5ms,但是现在只能识别1ms的整数倍时间,请问怎么改
    空空小道人 无线连接
    cs+无法仿真调试
    使用了ap4生成代码,然后cs+ for ca新建工程,添加c文件后,然后根据r_option_ca.txt文件里的内容设置了Link Options里面的device配置,但是不能进入仿真,直接用RFPV3烧写hex文件,单片机也没有运行,电源的电流都是0,同时的方式,我生成了iar的工程,iar可以调试,也可以直接用RFPV3烧写iar生成的hex文件,都能运行,请问cs+怎么设置才能正常调试
    wdliming 瑞萨电子MCU
    Qt学习之路第32篇 贪吃蛇游戏(2)
    [p=22, null, left][color=#555555][font=Tahoma, Helvetica, SimSun, sans-serif][size=14px][color=#333333][backcolor=rgb(247, 247, 247)][font=Tahoma, Arial, Helvetica, sans-serif]下面我们继续上一章的内容。在上一章中,我们已经完
    兰博 嵌入式系统
    有没有关于电子设计大赛备战的QQ群啊?
    [i=s] 本帖最后由 paulhyde 于 2014-9-15 09:15 编辑 [/i]有没有关于电子设计大赛备战的QQ群啊?
    mljlover 电子竞赛

    推荐内容

    热门视频更多

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved