课程介绍
相关标签: 模拟 射频 高频
课程主要介绍了无线电接收和发送设备中的单元电路及系统,具有实践性,课堂讲解、分析的单元电路都是实际工程中使用的电路(不是抽象出来的模型),电路中使用不同的馈电方法、不同电路的去耦形式,这些都对不具有实际电子电路工作经验的学生带来了很大困难。射频电子电路中还有许多其他工程问题,例如电容及电感的作用,不同的工作频率及不同大小的电容及电感,在电路中起着不同的作用。诸如此类的问题,在教学中,如何给学生建立相关的概念,是本课程需要解决的问题。
推荐视频

    猜您喜欢

    推荐帖子

    读写文本文件(.net)
    用C#编写在WinCE中怎么读写文本文件如果里边有10W行数据的话,用哪种方式速度最快!
    tmrobin630 嵌入式系统
    【平头哥Sipeed LicheeRV 86 Panel测评】使用crosstool-ng构建riscv64的编译器
    使用crosstool-ng构建riscv64的编译器crosstool-ng,全称是crosstool Next Generation,即下一代crosstool,即crosstool的升级版可能有人会问,什么是crosstool?crosstool,是个交叉编译器的制作工具。Step-1: 安装crosstool-ng1.1 下载crosstool-ng的源代码git clonehttps:/
    mars4zhu 国产芯片交流
    [讨论]嵌入式网站
    嵌入式综合性网站http://www.eg3.com(英文)丰富的产品介绍、丰富的链接(嵌入式领域)。http://www.embedded-directory.com(英文)嵌入式产品、工具介绍,包括硬件、软件、开发工具、开发服务商、测试设备、单板、处理器、信号处理器、分析仪等。http://altair.ihep.su/~kulemzin/index.html(英文)为嵌入式开发人员提供大量的
    sjjy 嵌入式系统
    中文版Verilog HDL简明教程: 简介
    Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。  Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一
    lhy FPGA/CPLD
    avr通过rs485接收的串口数据错码怎么解决?高手来看下。
    用串口调试软件发数据给单片机,单片机再把收到的数据发出去,用串口调试软件查看单片机发送的数据.结果发现串口调试软件接收到的数据很多和发出去的不一样,搞不清楚是怎么回事了,懂的人指导一下。波特率1200,无校验,数据位8,停止位1 。// Target : M16// Crystal: 8.0000Mhz//AVR单片机atmega16串口中断接收和发送程序。接收到字符后再发送出去#include#
    qqwweerr 嵌入式系统
    版子怎么键盘不给力啊 就是不安键盘 数字还再计数
    #include#define keyin (P2IN & BIT3)int n=0;unsigned char shuzi[] = {0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f,0x40};void delay(int z){int n,m;for(n=z;n>0;n--)for(m=100;m>0;m--);}void dis(int x
    潇寒 微控制器 MCU

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved