• 本课程为精品课,您可以登录eeworld继续观看:
  • P11. L13-D2-2
  • 登录
课程介绍
相关标签: 物联网 嵌入式
嵌入式项目实战讲解,从软件到硬件应有尽有
推荐视频

    猜您喜欢

    推荐帖子

    关于ti lm3s9b96外扩sdram
    如题,用epi外扩sdram后,程序代码有没有可能copy到外扩sdram上执行。如不行,cm4的lm4f的片子上行吗,望各位,老师,大侠们指点一下。
    zuolin1234 微控制器 MCU
    【中英对照】同步降压转换器的开关节点振铃控制
    继续和大家分享TI一篇很赞的文章,是由德州仪器应用工程师Ryan Manack撰写。同步降压转换器中,高速开关场效应晶体管在开关节点会有巨大的电压过冲和振铃。振铃的大小与高侧MOSFET的开关速度以及布局和FET封装的杂散电感有关。本文将侧重于介绍三种电路设计,其利用一个自举电阻器,一个高侧栅极电阻器或者一个缓冲器来控制开关节点振铃。文中列出了每种方法的数据,并讨论每种方法的优点。[b][colo
    德州仪器 模拟与混合信号
    谁有2440下SANSUNG FLASH K9K8G08的驱动?
    谁有2440下SANSUNG FLASH K9K8G08的驱动?我现在运行到nk时,报filesys.exe异常,估计是驱动的问题?
    royalyuan 嵌入式系统
    如何调用模块
    [i]有2个模块,A,B,想先调用A模块8次,再调用B模块8次,然后又从A开始,请问应该如何调用?[/i][i]我学的是verilog[/i]
    ruiquan765 FPGA/CPLD
    FPGA控制DA的问题
    最近在做软件无线电,看一个M序列产生器的demo的时候发现一个疑问,demo是这么写的:assignDAC_DB= {M_S,{13{~M_S}}};其中DAC_DB是14位输出.连接到DA,M_S是1位信号,是产生的0,1随机信号.这个让我有点不太懂了,M_S分别为0,1时 DAC_DB的输出应该分别是14'B0111111111111114'B10000000000000按照我对ADC的理解,
    astwyg FPGA/CPLD
    【藏书阁】大规模可编程逻辑器件及其应用
    书名: 大规模可编程逻辑器件及其应用/EDA技术丛书作者: 徐志军主编出版社: 电子科技大学出版社出版日期: 2000-11-01出版地:成都ISBN: 9787810650427价格: 21.00简介:全书从现代电子系统设计的角度出发,系统而全面地介绍了各种在规模可编程逻辑器件及应用技术。内容包括:可编程逻辑器件的设计与EDA技术,可编程逻辑器件的基本结构和基本资源,Altera公司FIE810
    wzt FPGA/CPLD

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved