• 本课程为精品课,您可以登录eeworld继续观看:
  • 第18章-消息队列
  • 登录
课程介绍
相关标签: RTOS ucos 内核
《uCOS-III内核实现与应用开发实战指南》该书配套50集视频,数百个例程,视频和源码都和书籍完全配套,理论和实际相结合,极具操作性
推荐视频

    猜您喜欢

    推荐帖子

    基于NIMultisim10的有源滤波器的设计与仿真
    [i=s] 本帖最后由 dontium 于 2015-1-23 12:40 编辑 [/i]基于NIMultisim10的有源滤波器的设计与仿真
    linda_xia 模拟与混合信号
    强仔教你玩PIC32MZ之IO的配置
    [i=s] 本帖最后由 强仔00001 于 2014-8-16 01:02 编辑 [/i][align=left][backcolor=white]本人现在接触PIC32MZ入门开发套件有一段时间了,现在我分享开发经验吧。[/backcolor][/align][align=left][backcolor=white]开发套件:PIC32MZ入门套件 开发的软件平台:MPLAB X IDE, MP
    强仔00001 Microchip MCU
    从排队论谈谈IO路径的优化和评价
    转自 [url]http://mp.weixin.qq.com/s?timestamp=1465007819&src=3&ver=1&signature=eR4zHI4X-fZYsYLjRx3EUbu2EmmLXRSG1qmb2oXpoWkvBWI7TsZYb2IVWDh5PcSr7Xj6Lh7BIoYpN3AipklMc8l9FPaqGtjy4LcuiT2YfW4jVek5URMSkNAG2Fl
    白丁 FPGA/CPLD
    EEWORLD大学堂----[高精度实验室] 电机驱动 : 无刷直流电机驱动器
    [高精度实验室] 电机驱动 : 无刷直流电机驱动器:https://training.eeworld.com.cn/course/5605
    hi5 模拟电子
    fpga资源中的block ram和分布式ram的区别
    区别之1bram 的输出需要时钟,dram在给出地址后既可输出数据。区别之2dram使用更灵活方便些区别之3bram有较大的存储空间,dram浪费LUT资源----------------------------------------------------------------------------------------------------1,物理上看,bram是fpga中定制的ra
    eeleader FPGA/CPLD
    一个485与FIFO的问题
    大家都觉得FIFO好用,本人也觉得是!但是突然有一个问题,就是在RS485通讯的情况下,发送完毕后什么时候去改变485的通讯方向?一般用51的时候,有一个TI发送完毕中断,这时可以去改变RE的状态。但到ARM后,TX中断是基于触发点的,而不是发送完毕。难道在发送TX中断后还要开一个计时器去查询寄存器的状态来改变485的通讯方向?请有经验的兄弟指教!
    heich_tech 微控制器 MCU

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved