课程介绍
相关标签: 滤波 图像处理 边缘检测
《图像处理与分析》意在丰富学生图像处理与分析的知识,培养学生图像处理与分析的学习兴趣、创新思维和动手能力。目的是让学生深入理解图像处理的概念,掌握图像处理与分析的方法与技能,了解数字图像处理的发展与应用。

推荐视频

    猜您喜欢

    推荐帖子

    困扰很久的BUG解掉了,散分~下午上班结贴
    wince里面每次关机的时候会卡死。今天居然解掉了。哈哈,太高兴,散分!下午上班结贴!:)大家快啊
    hudoudou 嵌入式系统
    关于RS(255,239)编解码器的时钟频率问题
    我现在要做一个RS(255,239)编码器,遇到一个难办的问题: RS(255,239)的信息元个数为239,码字长度为255个码元.也就是说编码器输入239个码元(239个8位二进制数)后要输出255个码元(255个8位二进制数). 那么这就要求编码的时钟速率是输入数据速率的255/239倍. 然而FPGA的IP Core做不出255/239的分频比,所以只好用稍大于255/239的值(只能大不
    beastest 嵌入式系统
    如何滤掉这样的脉冲波,请大虾指点一二(附图)
    图中每两个脉冲之间的间隔是25us,每个脉冲放大开来是一个阻尼震荡的一个波形。[align=center][img]http://bbs.21ic.com/upfiles/img/20079/2007915134154613.jpg[/img][/align]
    还我今生 模拟电子
    PCB经验浅谈
    一些PCB设计的浅显经验,大家共享一下哈!!
    天道自然 PCB设计
    EEWORLD大学堂----TI近场供电NFC参考设计介绍(测试)
    TI近场供电NFC参考设计介绍(测试):https://training.eeworld.com.cn/course/2325
    Timson 聊聊、笑笑、闹闹
    关于检测CPLD外部信号上升沿的问题
    请哪位大虾指教一下关于如何用CPLD检测外部信号的上升沿(程序最好是用VHDL)谢谢了!
    MYMCU FPGA/CPLD

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved