-

- 视频加载中。。。
- 时长:1分19秒
- 日期:2013/01/01
- 收藏视频
- 上传者:EE资深网友
- 去评论
推荐帖子
-
功放电路图设计
- [i=s] 本帖最后由 bqgup 于 2018-11-11 21:20 编辑 [/i]
-
bqgup
创意市集
-
紧急求助!!
- 我有个朋友再用dsp,最近出了些问题,没法解决,请赐予帮助,万分感谢!他用的是这个芯片:TMS320LF2407APGEA,具体问题如下:工作在MC模式下,烧录程序,出现错误提示--Date Verification failedat address ox8000,please verify target memorg and memorg map.无法烧录程序.查看系统控制和状态寄存器,其值为0
-
angeldouzi
模拟与混合信号
-
【玩转C2000 Launchpad】SCI+ADC+NIKIA5110
- [size=4]做了一个下午的PLC实验,晚上才有时间发一个贴![/size][size=5][color=red][b]照例上完整工程:演示视频:[media=x,500,375]http://v.youku.com/v_show/id_XNDk4OTAxNDAw.html[/media][/b][/color][/size][b][size=4]28027的SCI模块具有以下几个特点:[/si
-
IC爬虫
微控制器 MCU
-
GSM手机射频系统分析与研究(七)
- 码元仿真分析 因为GSM的传输速率是270Kb/s,所以每位码元的时间为3.69us。因为现在广泛用的是BT=0.3的传输系统,下面对BT=0.2和BT=0.1时作出分析。下图6是对三种情况的一位码元进行分析,然后从其图形来分析任一位码元的相位图对前后码的影响。 由观察得知,当BT乘积越小时,在一个位元区间前面位的相位函数与本位的更贴近,在一个位元区间內的信号会受到更多临近码元的干扰,显然不管是B
-
JasonYoo
无线连接
-
大家用quartus有没有遇到这种问题
- current license file does not support the …… device我用的是Quartus9.1,不过选哪个器件编辑都会有这个问题
-
eeleader
FPGA/CPLD
完成课时学习+分/次