课程介绍
相关标签: 集成电路
随着集成电路设计技术和工艺技术的不断发展,大规模、超大规模集成电路在各个行业得到了广泛的应用,工农业、军工、消费电子等领域高科技产品的高度集成都离不开大规模集成电路。集成电路设计是未来科技发展的支撑研究方向,我国具有集成电路设计专业知识的人才相当紧缺。《超大规模集成电路基础》是计算机专业和电子专业的专业基础课,该课程在《数字电路》等课程的基础上,全面系统地介绍超大规模集成电路的基础理论知识和总体设计方法。通过开设本课程,普及超大规模集成电路基础知识,为国家培养专业理论研究人才和高级工程技术研发人才。 本课程要求学生掌握数字集成电路的设计方法,理解晶体管级的CMOS逻辑电路设计的基本概念,包括MOS管理论、CMOS工艺和版图设计规则以及各种不同种类的CMOS逻辑电路(静态互补 CMOS电路、动态CMOS电路、有比电路和传输门电路)的晶体管级的功能设计、性能(面积、速度、功耗、稳定性和可靠性)分析及优化。

推荐视频

    猜您喜欢

    推荐帖子

    求助如何利用uart里的数据改变方波
    [i=s] 本帖最后由 helloboy123 于 2014-6-28 23:09 编辑 [/i]大家好我用的是 msp430 g25553我现在要写一个机械臂的控制程序p1.1 p1.2uart接口p1.6 计时器A 输出一路方波p2.1 p2.4 计时器B 输出两路占空比不同的方波我想利用从uart里接受到的数据,让他们来控制方波的占空比(蓝牙模块收到1,则TA1CCR1=222,收到2,则T
    helloboy123 微控制器 MCU
    【设计工具】利用赛灵思FPGA快速创建存储器接口的设计
    Xilinx FPGA 提供可简化接口设计的 I/O 模块和逻辑资源。尽管如此,这些 I/O 模块以及额外的逻辑仍需设计人员在源 RTL 代码中配置、验证、执行,并正确连接到系统的其余部分,然后仔细仿真并在硬件中进行验证。  本文介绍了存储器接口设计的性能要求、设计难题以及 Xilinx 的解决方案,从使用 Spartan-3 系列 FPGA 的低成本实现到使用 Virtex-5 FPGA 的最高
    GONGHCU FPGA/CPLD
    【求助】FLASH擦写问题
    请教各位高手,本人用msp430f149作一个采集存储系统,使用它片内自带的64KFLASH作存储,但是在擦写FLASH后发现程序无法再将经AD转换后的数据写入FLASH,然而用JTAG口在线仿真时却可以,估计是FLASH擦写程序写的不太好,也不知道如何进行64K的FLASH擦写而保留自己的主程序,望大虾们指教,最好能给一个FLASH擦写的程序,谢谢!
    longxin 微控制器 MCU
    ACEX 1K系列CPLD配置方法探讨
    [b]摘 要 [/b]:介绍ACEX 1K系列器件的配置方法,对几种方法进行了分析对比,并着重论述了应用配置器件配置 ACEX 1K系列器件的优点。[b]关键词 [/b]:CPLD;配置器件;器件配置[b]1 引言 [/b]   ACEX 1K系列器件是Altera公司近期推出的新型CPLD产品。该器件基于SRAM,结合查找表(LUT)和嵌入式阵列块(EAB)提供了高密度结构,可提供10 000到
    songbo FPGA/CPLD
    AD画原理图 2个二极管 第二个怎么可以使他箭头向下我是空格翻转都是90°
    为什么才能水平翻转用的AD10
    爱吃萝卜的图纸 PCB设计
    闹元宵
    正月十五闹元宵社火来了眼睛馍漂亮吧?
    suoma 聊聊、笑笑、闹闹

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved