课程介绍
相关标签: FPGA Altera
Altera工程师对工程师:如何操作系列课程
推荐视频

    猜您喜欢

    推荐帖子

    oscillaor phase noise求助
    我搭建了一个最简单的正交LC oscillator. (quadrature). 要求phase noise -120dbc/hz.我的只能调到-111dbc/hz。求助大家如何设计才能达到要求?一般什么东西导致phase noise?如何才能减小phase noise? 谢谢。
    james_lvmu 无线连接
    【FPGA问题讨论】用XILINX自带的XST做综合遇到问题
    之前是用synplify的,现在改用XST,但是发现UCF文件中的一些语句不知道怎么写,比如用synplify是可以这样写,用XST呢,该怎么改? INST genblk0.FC_GTX_[0].FC2_DUAL LOC = GTX_DUAL_X1Y11;其中FC_GTX是用generate和for产生的blocks。有没有大虾知道,麻烦指点下。谢谢
    eeleader FPGA/CPLD
    [求助] 如何用VHDL设计一个延时器
    输入是一些随机产生的信号,要求所有的这些输入信号在延时100个时钟周期(外部时钟)后依次输出。请问这个该如何设计?谢谢!
    GeorgePCB FPGA/CPLD
    TI LM3S8962开发板套件小板的作用~
    昨天飞雪001问及小板的作用,这里解释一下:小板子是一个CAN的评估板,可以单独使用,但要另配仿真器要么就是连在大板子上用,可以用大板子上的仿真器
    soso 微控制器 MCU
    如何设计RTC电路
    RTC(Real_Time Clock)为整个电子系统提供时间基准,MCU、MPU、CPU均离不开RTC电路设计,在设计、应用RTC单元时,常常会发现延时、超时或者功耗过大现象,如何解决RTC精度以及功耗问题呢?本文将为您介绍时钟芯片PCF8563应用设计,并给出相应的解决方法。  一、什么是RTC  实时时钟(Real_Time Clock)简称为RTC,主要为各种电子系统提供时间基准。通常把集
    Aguilera 模拟与混合信号
    基于BA3121解决音频信号地噪声的经验
    分享一个实际项目中遇到的一个音频问题。在嵌入式产品、机器人等设计中,音频功放设计有时候必不可少,我们对音频的要求不高,只要音量足够,声音听起来更干净,清晰,没有噪音即可,毕竟我们不是做专业的音响,不需要高保真,4D环绕,高低音搭配等等。什么是环地如下图所示,嵌入式板卡与功放使用同一个电源,音频信号由嵌入式板卡通过3.5MM接口输出,给音频功放。如上图红色标注的部分所示,地线回路与3.5MM的音频信
    fish001 模拟与混合信号

    推荐内容

    热门视频更多

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved