• 本课程为精品课,您可以登录eeworld继续观看:
  • 特勒根定理
  • 登录
课程介绍
相关标签: 电路
01 电路和电路模型

02 电流和电压的参考方向

03 电功率和能量

04 电阻元件

05 电压源和电流源

06 受控电源

07 基尔霍夫定律

08 简单电阻电路的等效变换

09 电阻星形连接与三角形连接的等效变换

10 电源的等效变换

11 电路的图

12 KCL和KVL的独立方程数

13 支路电流法

14 回路电流法(1)

15 回路电流法(2)

16 结点电压法(1)

17 结点电压法(2)

18 叠加定理

19 齐次定理和替代定理

20 戴维宁定理

21 诺顿定理和最大功率传输定理

22 最大功率传输定理微课(李长杰)

23 特勒根定理

24 电容元件和电感元件(1)

25 电容元件和电感元件(2)

26 电容元件和电感元件(3)换路定律和初始值的确定(1)

27 换路定律和初始值的确定(2)一阶电路的动态响应(1)

28 一阶电路的动态响应(2)

29 一阶电路的动态响应(3)一阶电路的三要素法(1)

30 一阶电路的三要素法(2)

31 一阶电路的三要素法(3)一阶动态电路的阶跃响应

32 二阶电路的动态响应(1)

33 二阶电路的动态响应(2)

34 正弦量及其相量表示(1)

35 正弦量及其相量表示(2)电路定律的相量形式

36 复阻抗和复导纳(1)

37 复阻抗和复导纳(2)

38 正弦稳态电路的分析(1)

39 正弦稳态电路的分析(2)

40 正弦稳态电路的功率(1)

41 正弦稳态电路的功率(2)

42 正弦稳态电路的功率(3)功率因数的提高

43 正弦稳态电路的功率(4)最大功率传输

44 串联谐振电路(1)

45 串联谐振电路(2)

46 串联谐振电路(3)并联谐振电路(1)

47 并联谐振电路(2)串并联谐振电路

48 互感电路的基本概念(1)

49 互感电路的基本概念(2)

50 互感电路的计算(1)

51 互感电路的计算(2)

52 空心变压器

53 理想变压器

54 三相电路的基本概念(1)

55 三相电路的基本概念(2)对称三相电路的计算(1)

56 对称三相电路的计算(2)

57 对称三相电路的计算(3)不对称三相电路

58 三相电路的功率及测量(1)

59 三相电路的功率及测量(2)

60 非正弦周期信号的谐波分析,有效值和平均值

61 非正弦周期电流电路的功率,非正弦周期电流电路的计算

62 滤波器简介

63 拉普拉斯变换、反变换及动态电路复频域模型

64 动态电路的复频域分析

65 网络函数(1)

66 网络函数(2)

67 割集

68 关联矩阵,回路矩阵,割集矩阵

69 回路电流方程的矩阵形式

70 结点电压方程的矩阵形式

71 割集电压方程的矩阵形式

72 状态方程(1)

73 状态方程(2)

74 二端口网络及其参数方程(1)

75 二端口网络及其参数方程(2)

76 二端口网络及其参数方程(3)二端口网络的等效电路(1)

77 二端口网络的等效(2)二端口网络的连接
显示全部 ↓
推荐视频

    猜您喜欢

    推荐帖子

    STM32F103RE的JTAG引脚被REMAP之后如何进行JTAG操作?
    看到手册上说可以对JTAG相关的引脚进行REMAP操作,那岂不remap之后就无法用原来的引脚JTAG了吗?
    xysmart stm32/stm8
    处理器为什么只能有一层器件,NAND却可以多层堆叠?
    在知乎看到一个提问,转过来分享给大家[url=https://www.zhihu.com/question/37003469]原文地址[/url][color=#222222][font=&quot][size=13px]处理器的器件层是不是只有最下面一层,不能多层的原因是导线连接问题复杂还是最下面一层硅(单晶硅)来制作器件性能最高?SOI的绝缘体上硅是单晶的吗,不影响性能吗?SOI硅都可以做器件
    白丁 FPGA/CPLD
    【全志异核多构 AI智能视觉V853开发板测评】简单开箱
    首先感谢厂家和eeworld得活动。关于开发板和芯片资料官方主页十分详细https://v853.docs.aw-ol.com/这里还是做一下复读机:V853 是一颗面向智能视觉领域推出的新一代高性能、低功耗的处理器SOC,可广泛用于智能门锁、智能考勤门禁、网络摄像头、行车记录仪、智能台灯等智能化升级相关行业。V853 集成Arm Cortex-A7和RISC-V E907 双CPU,内置最大 1
    dql2016 国产芯片交流
    C6000的程序优化流程及方法
    C6000软件开发流程图1为C6000的软件开发流程图。图中阴影部分是开发C代码的常规流程,其他部分用于辅助和加速开发讨程.C/C++源文件首先经过C/C++编译器(C/C++cornpiler)转换为C6000汇编源代码。编译器、优化器(optimizer)和交叠工具是C/C++编译器的组成部分。编译器使用户能一步完成编译、汇编和连接;优化器调整合修改代码以提高C程序的效率;交叠工具把C/C++
    fish001 微控制器 MCU
    导师要求做个小型嵌入式防火墙,大伙有啥好建议?
    天哪,导师要求做个小型嵌入式防火墙。要能跑UCOS系统。我想请教各位,能否使用仿真或者什么方法比较快的做出来呢?急死我了。希望高手赐教指点迷津本人愿意散分。。。。救命啊!
    zyw_124 嵌入式系统
    求高手帮忙:如何测试这些数据?
    如何测试vxworks中任务切换时间抢占时间中断延迟时间 信号量混洗时间 死锁解除时间 数据包吞吐率等等这些指标最好给个例子 实在不明白这些怎么弄 谢谢了
    xyouhai 嵌入式系统

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved