- 本课程为精品课,您可以登录eeworld继续观看:
- DAC (2_6)
- 登录
- 时长:46分34秒
- 日期:2023/03/24
- 收藏视频
- 上传者:桂花蒸
- 去评论
推荐帖子
-
电话坏了
- 家里的电话听筒没有声音,但免提正常,请大虾告诉下,怎么回事?
-
xy13590822691
PCB设计
-
用VS2005的deploy功能如何让程序在wince板子上进行调试呢?
- 我开发一个DLL,然后自己写了一个应用程序调用这个DLL,已经肯定知道这个应用程序是正确的。但是DLL有点问题。我的DLL工程上设置deploy的device选项选择wince device能够连接上我的板子,但是连接到最后就说le...Deployment and/or registration failed with error: 0x8973190e. Error writing file
-
hc2007
嵌入式系统
-
[转]声明与函数、函数指针
- [font=Tahoma]概述 [/font][font=Tahoma] 在很多情况下,尤其是读别人所写代码的时候,对 C语言声明的理解能力变得非常重要,而C语言本身的凝练简约也使得C语言的声明常常会令人感到非常困惑,因此,在这里我用一篇的内容来集中阐述一下这个问题。 [/font][font=Tahoma] 问题:声明与函数 [/font][font=Tahoma] 有一段程序存储在起始
-
mmmllb
编程基础
-
《基于XILINX FPGA嵌入式系统设计与开发》
- [b]-----创芯电子科技公开免费《基于XILINX FPGA嵌入式系统设计与开发》本着分享进步的原则,与出版社友好协商,本书觉得分时间进行免费共享,不出版目录见之前的几篇文章欢迎下载拍砖[/b]
-
phdwong
FPGA/CPLD
-
NIOS浮点数运算性能估计 FPGA(cyclone4)开发板心得第04贴
- 这个事情应该算是有点意义吧.基本上用默认配置搭建的IP核,NIOS选择的s.片上RAM 4k.晶振40M,无PLL.用NIOS来做浮点数乘除法,结果是:1分钟运行了大约41M次.即目前配置下,浮点数乘除法平均速度是:1.46us/次这个数据很熟吧:lol 和cortex M3水平基本持平.给一个参考比较:[table=98%,rgb(238, 238, 238)][tr][td]CM3在IAR、5
-
astwyg
FPGA/CPLD
完成课时学习+分/次