课程介绍
相关标签: PCB Mentor

    本套教程采用全新版本的Mentor Expedition VX2.3来分阶段讲解,从创建原理图库、原理图、PCB库到PCB设计的布局布线,全流程给大家讲解和交流。每个器件是怎么画的?怎么摆放的?每一根线怎么拉线?哪些是电源线?哪些是信号线?这些都会一个一个的详细讲解,新手一般看一遍就能够自己动手了。从无到有整个环节都说得清清楚楚,这样作为新手才能够真正学到东西。

【课程第一期】:课程介绍及中心库的创建

【课程内容】:此次直播主要给大家介绍电子设计的常规流程及步骤,并总体介绍此次实战项目的情况,梳理设计思路。同时引入到该实战项目的元件库创建阶段,学习各种类型的元件创建方法及创建技巧。

1)课程简介

2)原理图封装库制作

3)PCB封装库制作

4)原理图绘制及检查(1)

5)Q A技术问答

 

【课程第二期】:PCB设计预处理部分

【课程内容】:上次直播讲解了如何利Mentor软件来创建元件。那库元件创建之后,如何利用这些元件来绘制出需要的原理图?具体到怎么操作,需要注意些什么地方?

这次直播一起来学习下。

1)原理图绘制及检查(2)

2)原理图导网表到PCB

3)PCB设计默认设置及颜色方案

4)结构导入及其处理

5)QA技术问答



【课程第三期】:模块化布局设计

【课程内容】:在PCB设计当中,布局是很重要的一步,布局的好坏关系到后面的布线工作。在动手之前布局思路很重要。先理清思路,确定好哪些器件属于哪些功能模块,按照功能模块化布局,然后再进行细节的处理。这样才能够有条不紊的完成布局设计,那这种就去我们一起来学习下。

1) 按模块抓取器件

2) 按结构要求摆放结构器件

3) 整板布局规划

4) 按模块化进行器件布局

5) QA技术问答



【课程第四期】:整板布局优化及布线设计预处理 

【课程内容】:模块化布局完毕后,可以开始整板器件布局设计。布局后开始布线工作之前,要开始准备布线设计的一些预处理工作。设置好叠层及PCB设计的规则属性,以保证信号布线的要求。布线工作是PCB设计当中比较耗时间的一个环节,怎样去规划布线的空间,理清布线的思路,先连什么线后连什么线,这些都是需要掌握的内容。那本次直播针对这些内容一起来学习下。

1) 整板布局优化

2) 叠层处理及设计规则添加

3) 整板布线规划

4) 按模块进行布线

5) QA技术问答



【课程第五期】:整板线路连通及布线优化

【课程内容】:模块化布线完毕后,可以开始整板线路连通性处理,处理的时候根据布线规划情况,对线路进行连通。连通后,为保证设计的产品更美观、信号干扰更少,需要对布线内容进行修线处理,对线路进行优化设计。

1)整板布线连通处理

2)电源处理

3)整板布线优化处理

4)DRC检测及消除

5)QA技术问答



【课程第六期】:PCB设计后期处理 

【课程内容】:对于一个PCB设计,布局布线完成之后,整个项目的90%就算完成了,剩下10% 还有哪些工作呢?设计完成之后一般是发出给板厂进行生产,那考虑到保密性的问题不建议直接发送PCB源文件给板厂生产,那怎么来输出相关生产文件,是我们需要掌握的知识点。

1) 丝印调整

2) 光绘Gerber文件添加

3) 光绘Gerber文件输出、检查

4) 文件归档及保存

5) QA技术问答

显示全部 ↓
推荐视频

    猜您喜欢

    推荐帖子

    在VS2005里编写的WINCE5.0的程序是否可以在WINCE4.2里运行?
    在VS2005里编写的WINCE5.0的程序是否可以在WINCE4.2里运行?
    zhaofan0505 嵌入式系统
    430f149 flash 写入高字节时引发PUC信号
    大概写入不超过60个字节的数据uint i;uchar *Flash_IP = (uchar *)0x1000;FCTL3 = FWKEY;while(BUSY == 0);FCTL1 = FWKEY + ERASE;*Flash_IP = 0;FCTL1 = FWKEY + WRT;for(i = 0;i < 128;i ++){*Flash_IP++ = R1data[i];}FCTL1 =
    wugenhui 微控制器 MCU
    64位MIPS微处理器的模块设计和FPGA验证
    至芯科技FPGA大牛 FPGA/CPLD
    求高手评估STM32项目可行性
    选用芯片:STM32F103RBT6所用资源:ADC,USB,DMA项目描述:如图,OS为被测信号,频率为2MRS为2M的触发脉冲,低电平触发我打算用ADC中的交替触发模式,RS接到外部中断上,ADC1和ADC2交替采样,然后用DMA传送到指定地址,USB上传数据问题:1、我在看资料的时候,上面说只有ADC1能触发DMA,那么我的ADC2采集的数据怎么办2、资料中说STM32交替模式的采样率是2M
    net6634219 stm32/stm8
    【FPGA(cyclone4)第二期 】 时序与仿真学习1-乘法器
    学习完基本模块编程后,总感觉很粗糙,对于时序与仿真并不是很清楚,所以开始了时序与仿真的学习!下面是一个乘法器的仿真实验!该乘法器的大致操作如下:(一)在初始化之际,取乘数和被乘数的正负关系,然后取被乘数和乘数的正值(二)每一次累加操作,递减一次乘数,直到乘数的值为零,表示操作结束(三)输出结果根据正负关系取得[color=Blue][backcolor=Yellow][size=6][/size]
    wsdymg FPGA/CPLD
    EEWORLD大学堂----爱特梅尔 – 实现无限可能
    爱特梅尔 – 实现无限可能:https://training.eeworld.com.cn/course/511爱特梅尔实现无限可能。
    cuipin 聊聊、笑笑、闹闹

    推荐内容

    可能感兴趣器件

    完成课时学习+分/次

     
    EEWorld订阅号

     
    EEWorld服务号

     
    汽车开发圈

     
    机器人开发圈

    About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

    站点相关: 汽车电子 智能硬件

    北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved